发明名称 成像系统的屏幕显示电路
摘要 本发明揭示了一种适用于成像系统的屏幕显示(OSD)电路。OSD电路具有第一和第二加法器。第一加法器通过叠加垂直边缘补偿信号和电平调节了的OSD数据信号而产生第二OSD数据信号。第二加法器通过叠加第二OSD数据信号、水平边缘补偿信号和消隐亮度信号而产生第三OSD信号。第三OSD信号被输入到显示装置。本OSD电路具有简单的配置,因此降低了其生产成本。
申请公布号 CN1111432A 申请公布日期 1995.11.08
申请号 CN94118679.2 申请日期 1994.10.20
申请人 大宇电子株式会社 发明人 权贤九
分类号 H04N9/12 主分类号 H04N9/12
代理机构 柳沈知识产权律师事务所 代理人 马莹
主权项 1、一种成像系统的屏幕显示(OSD)电路,所述的OSD电路包括:一个OSD信号生成部分,产生OSD消隐信号和第一OSD数据信号;一个电平调节部分,调节来自所述OSD信号生成部分的所述OSD数据信号的电平,并且输出电平调节后的OSD数据信号;一个第一加法器,叠加所述电平调节后的OSD数据信号和垂直边缘补偿信号(Vertical edge compensation),输出第二OSD数据信号;一个消隐亮度信号生成部分,通过接收来自所述OSD信号生成部分的所述OSD消隐信号和亮度信号,产生消隐亮度信号;一个第二加法器,叠加来自第一加法器的所述第二OSD数据信号、来自消隐亮度信号生成部分的所述消隐亮度信号和所述水平边缘补偿信号(herizontal edge compensation),并产生第三OSD数据信号,所述第三OSD数据信号经由增益放大器输出到一个显示装置。
地址 韩国汉城