摘要 |
1. Die Erfindung betrifft einen als Pegelwandler ausgebildete Verstärkerschaltung. Derartige Verstärker werden benötigt bei der Kombination von ECL- und CMOS-Gattern auf einem Chip. Diese Technologie bietet die Möglichkeit, zeitkritsche Signalpfade mit der schnellen ECL-Logik zu realisieren. Bei einer bekannten, als schneller digitaler Pegelwandler arbeitenden Verstärkerschaltung erfolgt die Spannungsverstärkung mit einer, als Differenzverstärker mit bipolaren Transistoren ausgebildeten Eingangstufe, die ihrerseits auf den Eingang der in CMOS-Technologie ausgeführten Ausgangsstufe des Pegelwandlers arbeitet. Die Signalverzögerungszeit wird dabei von der Ruhestromaufnahme beeinflußt und ist näherungsweise umgekehrt proportional zur Leistungsaufnahme. 2.1. Es ist Aufgabe der Erfindung, die Verzögerungszeiten eines derartigen Pegelwandlers zu reduzieren. 2.2. Erfindungsgemäß werden die Signaleingänge der als Gegentaktverstärkerstufe geschalteten bipolaren Ausgangstransistoren (74, 75) mit dem jeweiligen Ausgangsstrom von einer als Differenzverstärker ausgebildeten Eingangstufe (1) im wesentlichen direkt gesteuert. Die Steuerung erfolgt dabei derart, daß von einer Stromansteuerung der beiden Ausgangstransistoren (74, 75) gesprochen werden kann. Die Erfindung hat den Vorteil, daß im Vergleich mit dem bekannten Pegelwandler kein zusätzlicher Leistungverbrauch erforderlich ist. 2.3. Die Erfindung ist insbesondere zur Pegelwandlung bzw. -anpassung an den Übergängen zwischen ECL- und CMOS-Schaltungen geeignet. <IMAGE>
|