发明名称 资料分割随机处理器
摘要 一种用于通信系统中之方法与系统,其中资料系以既定时限之资料框发射以定位资料于资料框以内以作传输。一计算电路系根据确定性码元以计算于各资料框以内资料之伪随机位置。一定位电路定位经计算位置中各资料框以内之资料。
申请公布号 TW253087 申请公布日期 1995.08.01
申请号 TW081102050 申请日期 1992.03.18
申请人 奎康公司 发明人 丹尼尔.雷.肯得瑞;朱裕泉;强.吉.麦当诺;提马西.尔文.鲁斯;罗伯特.派杜华尼
分类号 G06F13/38;H04L29/02;H04L29/12 主分类号 G06F13/38
代理机构 代理人 陈长文 台北巿敦化北路二○一号七楼
主权项 1.一种于一通信系统中定位资料之系统,于该通信 系统中 ,资料系传送于既定时间期间之资料框中,而该每 一资料 框中之资料系从多种资料率中预选其一之方式提 供,且其 中每一资料框中之资料包含有依次序列之第一型 态资料位 元及该资料位元之R重覆型态,该用以于该资料框 中定位 资料以传送之系统包含:就确定性之码元为各资料 框内之 资料以虚假随机选出位置之装置,其中该用以选择 之装置 系响应于一资料率指示以从许多演算法组中选择 一组演算 法,其中每一演算法组中对应一预定之资料率指示 ,并从 该演算法组中依据该确定性码计算每一资料框之 资料位置 ;及用于接收资料位元中依次序列之第一型态与R 重覆型 态之一输入之装置,并依据该计算之资料位置,于 该序列 之一输出中删掉除了资料位元第一及R重覆型态之 一以外 之所有资料位元,俾于每一资料框中提供一输出予 在该选 择资料位置中之资料位元第一与R重覆型态之一, 而依据 该计算位置传输。2.根据申请专利范围第1项之系 统,其中各资料框包含时 隙序列,各时隙对应于该资料位元之第一型态与资 料位置 之R重覆型态之不同之一,作为输入至该定位设施 。3.根据申请专利范围第2项之系统,其中资料位元 之第一 型态系由若干第一资料所界定,而资料位元之R重 覆型态 则以若干第二资料组所界定,而各R第二资料组系 相同于 对应之第一资料组之一,以及其中该第一与第二资 料组之 各一系对应于资料框中不同之时隙。4.根据申请 专利范围第1项之系统,其中提供至少一资料 框之资料为期足以跨越该资料框之期间,而各资料 框包含 部份之该资料定位于此之时隙序列,该选择位置之 设施进 而因应于相对该资料期间之指示,以依据该指示自 若干演 算法组选出至少一项演算法,依据确定性码元自该 选出之 演算法计算资料之何部份应行定位于资料框以内 之至少一 时隙;以及该定位设施系置定资料之不同部份于该 资料框 不同之计算时隙以内。5.一种扩展谱调变器,以调 变提供于既定时限之输入可变 数率数位资料,而输入数位资料之各框具有若干资 料位元 对应于既定倍数之位元于最少数量位元之框中,包 含:褶 积编码器设施以接收各框之输入可变数率数位资 料,以褶 积编码该输入资料,以及提供第一依次序列符资料 之输出 框;交错器设施以接收该框之符号资料,提供第二 依次序 列符资料之输出框,其中对应于一框输入数位资料 数率之 各接收框之符号资料少于最高资料数率,该交错器 设施提 供符号资料并重覆该符号资料于第二依次序列符 资料之输 出框,以便维持恒定数量之符号于第二依次序列符 资料之 各输出框中;正交函数编码器设施以接收该框之第 二依次 序列符资料,自接收框之第二依次序列符资料之各 一连续 部份之数値决定若干正交函数之一之正交函数,并 提供对 应于各已决定正交函数之输出框之正交函数资料; 第一扩 展设施以产生并提供第一伪随机杂讯(PN-pseudorandom noise)码元之输出;第一组合设施以接收该框之正交 函数 资料与第一PN码元,组合该框之正交函数资料与第 一PN码 元,以及提供第一PN扩展资料输出框;随机化逻辑设 施以 接收该第一PN码元以该输入资料之资料数率之指 示,自该 接收之第一PN码元与数率指示以决定该框第一PN扩 展资料 之某些部份,以及提供对应之掩蔽信号;以及过滤 器设施 以接收该框之第一PN扩展资料与掩蔽资料,因应于 该掩蔽 信号以数位化过滤该第一PN扩展资料,以该过滤设 施滤出 除该某些部份框之第一PN扩展资料以外之若干部 份框之第 一PN扩展资料。6.根据申请专利范围第5项之调变 器包含:第二与第三扩 展设施,各分别产生并提供第二与第三PN码元之输 出;第 二与第三组合设施,各接收该框之第一PN扩展资料, 该第 二组合设施接收并组合第二PN码元与该框之第一PN 扩展资 料以及提供第二PN扩展资料框之输出,该第三组合 设施接 收并组合第三PN码元与该框之第一PN扩展资料以及 提供第 三PN扩展资料框之输出。7.根据申请专利范围第6 项之调变器,其中该过滤器设施 包含第一与第二有限脉冲响应(FIR-finite impulse response)过滤器设施各接收个别之该框第二与第三 PN扩 展资料之一,接收该掩蔽信号,因应于掩蔽信号而 数位化 过滤该分别之第二与第三PN扩展资料,以各该第一 与第二 FIR过滤器设施各分别滤出对应于除某些部份该框 之第一 PN扩展资料正交函数资料以外资料之若干该框之 第二与第 三PN扩展资料。8.根据申请专利范围第7项之调变 器,其中该正交函数为 Walsh函数。9.根据申请专利范围第8项之调变器,其 中该第一PN码元 为第一码元长度,而该第二与第三PN码元则为第二 码元长 度,该第一码元长度于长度方面实质上大于第二码 元长度 。10.根据申请专利范围第9项之调变器,其中该褶 积式编 码设施系使用制约长度K=9之数率1/3褶积式码元产 生 符号资料。11.根据申请专利范围第10项之调变器, 其中该输入数位 资料为于既定时限之资料框中所提供之可变数率 资料,输 入数位资料之各框具有对应于既定倍数之位元于 框中之最 少数量位元之若干资料位元,该褶积式编码器产生 三符于 输入数位资料之各框中之每一资料位元,该交错器 设施进 而重复符号之输出以对应输入数位资料之诸框俾 维持自该 交错器设施之恒定数量之诸符输出。12.根据申请 专利范围第11项之调变器,其中该正交函数 编码器设施包含64分之一Walsh函数编码器。13.根据 申请专利范围第5项之调变器,其中该随机处理 器逻辑设施进而提供附加之掩蔽信号协同该掩蔽 信号以用 于控制功率放大器。14.一种于一通信系统中定位 可变率资料之系统,于该通 信系统中,资料系发射于既定时限之资料框中并界 定既定 数量之时隙,该于框时隙内定位可变率资料之系统 包含: -计算电路以接收第一虚假随机(PN)码元于输入及 决定自 该第一PN码元随机选出之时隙于资料框以内以及 具有于此 提供该选出时隙指示之输出,-选通电路耦合至该 计算电 路之输出,具有接收资料输入之输入以及具有于此 提供该 资料于随机选出时隙之输出。15.根据申请专利范 围第14项之系统,其中该计算电路包 含一逻辑电路包含:具有接收该第一PN码元输入之 闩锁电 路,该闩锁电路存储一部份之该第一PN码元于各资 料框之 既定时间,以及提供该存储PN码元部分之输出;标识 各时 隙于各资料框以内之计数器逻辑,具有于此提供各 时隙识 别之输出;具有输入耦合至闩锁电路输出与计数器 逻辑输 出之选择逻辑,以及具有提供该存储PN码元部分之 选出位 元之输出;以及具有输入耦合至该选择逻辑输出以 及具有 于此提供各选出时隙指示之输出之决定逻辑。16. 根据申请专利范围第15项之系统,其中该选通电路 包 含掩蔽之有限脉冲响应(FIR)过滤器,包含一掩蔽输 入耦 合至该决定逻辑输出一资料输入以接收该资料以 及一输出 。17.根据申请专利范围第16项之系统,其中该选通 电路进 而包含一功率放大器具有一控制输入耦合至决定 逻辑输出 以及一资料输入耦合至该FIR过滤器输出。18.根据 申请专利范围第15项之系统,其中该选通电路包 含一功率放大器具一控制输入耦合至决定逻辑输 出,一资 料输入以接收该资料以及一输出。19.根据申请专 利范围第15项之系统,其中该选通电路包 含开关逻辑具有一控制电路耦合至该决定逻辑输 出一资料 输入以接收该资料以及一输出。20.根据申请专利 范围第14项之系统,其中该计算电路与 选通电路包含在程式指令下运作之微处理器。21. 根据申请专利范围第14项之系统,其中该计算电路 包 含在程式指令下运作之微处理器具有于此提供各 选出时隙 指示之输出。22.根据申请专利范围第21项之系统, 其中该选通电路包 含一掩蔽之有限脉冲响应(FIR)过滤器具有一掩蔽 输入耦 合至该微处理器输出一资料输入以接收该资料以 及一输出 。23.根据申请专利范围第22项之系统,其中该选通 电路进 而包含一功率放大器具有一控制输入耦合至该微 处理器输 出以及一资料输入耦合至该FIR过滤器输出。24.根 据申请专利范围第21项之系统,其中该选通电路包 含一功率放大器具有一控制输入耦合至该微处理 器之输出 一资料输入以接收该资料以及一输出。25.根据申 请专利范围第21项之系统,其中该选通电路包 含开关逻辑具有一控制输入耦合至该微处理器输 出一资料 输入以接收该资料以及一输出。26.根据申请专利 范围第14项之系统,其中该选通电路包 含一功率放大器具有一控制输入耦合至该计算逻 辑输出一 资料输入以接收该资料以及一输出。27.根据申请 专利范围第14项之系统,其中该选通电路包 含开关逻辑具有一控制输入耦合至该计算电路输 出一资料 输入以接收该资料以及一输出。28.一种安置资料 于资料框以供传输之方法,各资料框包 含既定数量之时隙,该方法包含下列步骤:自伪随 机(PN) 码元计算至少一时隙値各对应于各资料框以内之 各别之时 隙;定位该资料个别部分于对应各计算时隙値之各 资料框 以内之个别之时隙。29.根据申请专利范围第28项 之方法,进而包含提供各框 资料于若干资料数率之选出之一资料数率之步骤, 其中提 供于各数率之资料包含资料位元之第一型态与资 料位元之 R重覆型态之依次之序列。30.根据申请专利范围第 29项之方法,其中该计算步骤包 含下列步骤:接收对应于该资料之资料数率之数率 指示; 因应于该数率指示自若演算法组选出一组演算法 组,其中 各演算法组系对应于既定之资料数率指示;以及依 据该伪 随机码元自该选出之演算法组决定至少一时隙値 。31.根据申请专利范围第30项之方法,其中该定位 步骤包 含下列步骤:接收各对应于框个别时隙之资料之第 一型态 与R重覆型态依次序列之输入;依据至少时隙値一 删去除 一型态以外之所有资料位元之第一与R重覆型态于 该依次 之序列;以及提供对应于至少一该时隙値之于各时 隙资料 中资料位元之第一与R重覆型态之一型态。32.根据 申请专利范围第28项之方法,其中该资料之期间 为足以跨越该资料框之期间,该计算步骤包含下列 步骤: 接收对应于该资料期间之指示;因应于该指示自若 干演算 法选出一组演算法,其中自若干演算法之至少一演 算法系 对应于各别之指示;以及依据该伪随机码元自该选 出之至 少一演算法决定至少一时隙値。33.根据申请专利 范围第28项之方法,其中资料系提供于 各资料框若干资料数率之一,其中于该计算步骤中 较低资 料数率之资料计算时隙乃为较高资料数率之资料 计算时隙 之子组。34.一种于一通信系统内提供扩展发射能 量之系统,于该 通信系统中,资料系以能以发射于各资料框之既定 最大数 量之资料位元之资料框中发射,以及其中提供于各 框者为 一组资料位元各组包含若干既定数量资料位元之 一,该用 以为各框资料提供扩展发射能量以遍及全框之系 统包含: 转换设施以接收各组之资料位元,以及产生资料位 元之第 一型态与R重覆型态之依次之序列以便提供对应于 该框最 大数量资料位元之各框之若干资料位元;以及过滤 器设施 以接收各框该资料位元之第一型态与R重覆型态之 依次之 序列,以及为具有至少一资料位元重覆型态之各框 以既定 値之R倍数缩减该框资料位元之第一型态与R重覆 型态之传 输能量。35.根据申请专利范围第34项之系统,进而 包含:编码器 设施依据既定之编码计划编码各组之资料位元并 提供对应 组之资料符号,其中框之一组最大数量之资料位元 经编码 至对应之该框最大数量之符号,以及其中:该转换 设施接 收各组之资料符以转换至对应之框最大数量资料 符之该资 料符之第一型态与R重覆型态之依次之序列;以及 该过滤 器设施为各框接收该资料符之第一型态与R重覆型 态之依 次之序列以对具有该资料符之至少一重覆型态之 各框以既 定値之R倍数缩减该框资料位元之第一型态与R重 覆型态之 传输能量。36.一种于一通信系统中提供扩展发射 能量之方法,于该 通信系统内,该资料系以能以发射于各资料框之既 定最大 数量之资料位元之资料框中发射,以及其中提供于 各框者 乃为一组资料位元各组包含若干既定数量资料位 元之一, 该用以为各框资料提供扩展发射能量以遍于全框 之方法包 含下列步骤:接收一组期以传输于框中之资料位元 ;为该 组接收之资料位元产生该资料位元之第一型态与R 重覆型 态以便提供对应于能以于该框发射之既定最大数 量之资料 位元之框之若干资料位元;当具有该资料位元之至 少一重 覆型态时乃以既定値之R倍数为该框缩减资料位元 之第一 型态与R重覆型态之传输能量。37.根据申请专利范 围第36项之方法,进而包含下列步骤 :依据既定编码计划编码该组之接收资料以便提供 对应组 之资料符,其中框之一组最大数量之资料位元乃经 编码至 对应之该框最大数量之符号,及其中产生该组资料 符之步 骤经转换至对应之该框最大数量资料符之资料符 之第一型 态与R重覆型态之依次之序列;及于该步骤中当具 有该资 料符之至少一重覆型态时乃以既定値之R倍数为该 框缩减 该资料符之第一型态与R重覆型态之传输能量。图 1列示 收发讯机发射机部分实例之方块图;图2a-2h为连串 之图 示,列示各种资料数率、型式与模式之框资料格式 ;图3 为一图示,列示图1之CRC (cyclic redundancy check- 循环冗余核对)与尾位元产生器之实例性电路实施 之图示 ;图4a-4e为一连串之流程图,列示资料框制造格式之 过 程;图5a-5d列示码元符号次序连串之表图于交错阵 列以 分别传输9.6, 4.8,2.4与1.2 kbps(千位元/秒)之资料数率;图6a-6c 为连串之表图,列示相应于各编码器符组之Walsh符 。图 7为方块图列示图1之长码元产生器;图8a-8c为连串 之 图示列示各通道型式之长码元掩蔽;图9为一图线, 列示 图1数位过滤器之频率响应;图10a-10d为连串之图示 于 框内对各资料数率之资料定位,而图10e则为一图示 ,列 示用于决定资料位置于框内之资料;图11a-11d列示 资料 分割随机处理器逻辑之实例性电路图;图12为对相 关图 11a-11b逻辑之各种信号之实例性定时图;图13为列示 通 道信号群组之图线;图14为FIR(finite impulse response有限脉冲响应)过滤器之实例性电路图;图15 为 图14 FIR过滤器之计时图;图16为随机处理资料框内 资料 位置之各种其它电路实施之实例性方块图;以及图 17为一 图示,列示图14 FIR过滤器互接逻辑电路之实例性之 另一
地址 美国