发明名称 液晶激励用电源电路
摘要 一种更能减少电流消耗的、用分压电阻形成若干种数值的液晶激发用电位的液晶激发用电源电路。分压用的5个电阻R1—R5串联在V<SUB>DD</SUB>和V<SUB>EE</SUB>之间,以与VLC1—VLC4相对应的分压V1、V2、V3、V4的阻抗变换为目的,将电源放大器AMP11—AMP14连接在这些电位点上。而且分别连接在分压V1、V2、V3、V4上的电源放大器AMP11、AMP12、AMP13、AMP14分别为Nt<SUB>op</SUB>型、Pt<SUB>op</SUB>型、Nt<SUB>op</SUB>型、Pt<SUB>op</SUB>型的。
申请公布号 CN1101150A 申请公布日期 1995.04.05
申请号 CN94105737.2 申请日期 1994.05.10
申请人 株式会社东芝;东芝微电子株式会社 发明人 须山健;岩元胜一
分类号 G09F9/35 主分类号 G09F9/35
代理机构 中国国际贸易促进委员会专利商标事务所 代理人 姜华
主权项 1、液晶激发用电源电路,其特征在于具有:串联在电源高电位施加点与电源低电位施加点之间的若干个电阻;由上述若干个电阻隔开的第1至第4个中间电位点;第1个阻抗变换电路,该电路有连接在上述第1至第4个中间电位点中能获得的最高电位的第1个中间电位点上、且由N沟道MOS晶体管的栅极输入该第1中间电位点的电位的差动级,以及将由栅极输入该差动级的输出电位的P沟道MOS晶体管作为激发用的元件使用,而将N沟道MOS晶体管作为电流源用的元件使用的输出级;第2个阻抗变换电路,该电路有连接在上述第1至第4个中间电位点中除上述第1个中间电位点外能获得最高电位的第2个中间电位点上、且由P沟道MOS晶体管的栅极输入该第2个中间电位点电位的差动级,以及将由栅极输入该差动级的输出电位的N沟道MOS晶体管作为激发用的元件使用,而将P沟MOS晶体管作为电流源用的元件使用的输出级;第3个阻抗变换电路,该电路有连接在上述第1至第4个中间电位点中除上述第1及第2个中间电位点外能获得较高电位的第3个中间电位点上,且由N沟道MOS晶体管的栅极输入该第3个中间电位点的电位的差动级,以及将由栅极输入该差动级的输出电位的P沟道MOS晶体管作为激发用的元件使用,而将N沟道MOS晶体管作为电流源用的元件使用的输出级;以及第4个阻抗变换电路,该电路有连接在上述第4个中间电位点上,且由P沟道MOS晶体管的栅极输入该第4个中间电位点的电位的差动级,以及将由栅极输入该差动级的输出电位的N沟道MOS晶体管作为激发用的元件使用,而将P沟道MOS晶体管作为电流源用的元件使用的输出级。
地址 日本神奈川县