摘要 |
Phasenregelanordnung mit einem Phasendetektor (PD), an den ein Referenzsignal (rs) sowie ein über eine steuerbare Verzögerungseinrichtung (DL) geführtes Eingangssignal (is) angelegt sind, mit einem den Phasendetektor (PD) nachgeschalteten Regler (R), der die über (jeweils) einen Kondensator (C, C') quer zum Signalpfad geschaltete Laststrecke mindestens eines Feldeffekttransistors (T1, T1') bei der Verzögerungseinrichtung (BL) steuert und mit mindestens einem Inverter (T2, T3, T2', T3') im Signalpfad der Verzögerungseinrichtung (DL), wobei in die Versorgungsleitungen mindestens eines Inverters (T2, T3, T2', T3') jeweils die Laststrecke zweier weiterer Feldeffekttransistoren (T4, T5, T4', T5') geschaltet sind und die Laststrecken der weiteren Feldeffekttransistoren (T4, T5, T4', T5') durch einen dem Phasendetektor (PE) nachgeschalteten, weiteren Regler (DA, Z) gesteuert werden. <IMAGE> |