发明名称 | 电荷耦合器件 | ||
摘要 | 在CCD排列中,例如,二维图象传感器,通常以两个(或多个)水平寄存器的形式提供输出寄存器。通过水平寄存器之间的横向连接,把电荷包从一个水平寄存器传送到另一个水平寄存器。为了避免在横向传输时由于窄沟道效应造成的延时,在相邻时钟电极的减少处,把相邻横向连接的第一个水平寄存器的电极加宽。这些加宽了的电极可以是梯形,其结果,在这些电极下面,感应出附加的漂移场。 | ||
申请公布号 | CN1027412C | 申请公布日期 | 1995.01.11 |
申请号 | CN89101336.9 | 申请日期 | 1989.03.13 |
申请人 | 菲利浦光灯制造公司 | 发明人 | 艾伯特·约瑟夫·皮埃尔·菲韦森 |
分类号 | H01L27/14 | 主分类号 | H01L27/14 |
代理机构 | 中国专利代理(香港)有限公司 | 代理人 | 马铁良;肖掬昌 |
主权项 | 1.一种具有一半导体基体的电荷耦合器件,包括限定在表面处的至少两个相邻的电荷传输沟道,它们具有平行的电荷传输方向;和设置在表面上的两排时钟电极,它们沿所述电荷传输沟道的纵向延伸,用以施加时钟电压,控制用电荷包表示的存贮信息,电荷包位于所述电荷传输沟道的电荷存贮区中,还用以当在两个电荷传输沟道之间至少设置一个连接沟道时,把电荷包从一个电荷存贮区传送到下一个电荷存贮区,连接沟道由沟道限制区限制,并通过连接沟道,电荷包能够从第一电荷传输沟道中的一个电荷存贮区传送到第二电荷传输沟道,其特征在于,与第一电荷传输沟道中的所述第一电荷存贮区相关的时钟电极的宽度,至少在邻接连接沟道的一侧,要比与第一电荷传输沟道中相邻电荷存贮区相关的时钟电极宽,所述与第一电荷存贮区相关的时钟电极,在邻接连接沟道的一侧,比相对的一侧,有较大的宽度。 | ||
地址 | 荷兰艾恩德霍芬 |