发明名称 像素电路、显示装置、及像素电路之驱动方法
摘要 本发明提供一种像素电路、显示装置、及像素电路之驱动方法,其系即时发光元件之电流-电压特性历时变化,亦可进行无亮度劣化之源极随耦器输出,可成为n通道电晶体之源极随耦器电路,在直接使用现状之阳极阴极电极的状态下,可使用n通道电晶体作为EL(电激发光)驱动元件者,其作为驱动电晶体之TFT(薄膜电晶体)111的源极连接在发光元件14之阳极上,汲极连接在电源电位VCC上,在 TFT 111之闸极源极间连接有电容器C 111,将TFT 111之源极电位介以作为开关电晶体之TFT 113连接在固定电位上。
申请公布号 TWI255438 申请公布日期 2006.05.21
申请号 TW093114553 申请日期 2004.05.21
申请人 新力股份有限公司 发明人 山下淳一;内野胜秀;山本哲郎
分类号 G09G3/36;H05B33/00;G09F9/30 主分类号 G09G3/36
代理机构 代理人 陈长文 台北市松山区敦化北路201号7楼
主权项 1.一种像素电路,其系驱动依流动之电流使亮度变 化的光电元件者,且包含: 资料线,其被供给相应于亮度资讯之资料信号; 第一控制线; 第一及第二节点; 第一及第二基准电位; 驱动电晶体,其在第一端子与第二端子间形成电流 供给线,并按照连接于上述第二节点之控制端子的 电位控制流经上述电流供给线之电流; 像素电容元件,其连接在上述第一节点与上述第二 节点之间; 第一开关,其连接在上述资料线与上述像素电容元 件之第一端子或第二端子之任一端子之间,可由上 述第一控制线进行导通控制;及 第一电路,其用以在上述光电元件为非发光期间使 上述第一节点之电位迁移至固定电位; 在上述第一基准电位与第二基准电位之间,串联连 接有上述驱动电晶体之电流供给线、上述第一节 点、及上述光电元件。 2.如请求项1之像素电路,其中 更具有第二控制线; 上述驱动电晶体系场效电晶体,其源极连接在上述 第一节点上,汲极连接在上述第一基准电位或第二 基准电位上,闸极连接在上述第二节点上; 上述第一电路包含连接在上述第一节点与固定电 位之间,且由上述第二控制线进行导通控制之第二 开关。 3.如请求项2之像素电路,其中 在驱动上述光电元件之情况: 作为第一阶段,系在利用上述第一控制线使上述第 一开关保持于非导通状态之状态下,利用上述第二 控制线使上述第二开关保持于导通状态,以使上述 第一节点连接在固定电位上; 作为第二阶段,系在利用上述第一控制线使上述第 一开关保持于导通状态而传递于上述资料线上之 资料写入上述像素电容元件之后,使上述第一开关 保持于非导通状态; 作为第三阶段,系利用上述第二控制线使上述第二 开关保持于非导通状态。 4.如请求项1之像素电路,其中 更具有第二控制线; 上述驱动电晶体系场效电晶体,其汲极连接在上述 第一基准电位或第二基准电位上,闸极连接在上述 第二节点上; 上述第一电路包含连接在上述场效电晶体之源极 与上述光电元件之间,且由上述第二控制线进行导 通控制之第二开关。 5.如请求项4之像素电路,其中 在驱动上述光电元件之情况: 作为第一阶段,系在利用上述第一控制线使上述第 一开关保持于非导通状态,利用上述第二控制线使 上述第二开关保持于导通状态; 作为第二阶段,系在利用上述第一控制线使上述第 一开关保持于导通状态而传递于上述资料线上之 资料写入上述像素电容元件之后,使上述第一开关 保持于非导通状态; 作为第三阶段,系利用上述第二控制线使上述第二 开关保持于导通状态。 6.如请求项1之像素电路,其中 更具有第二控制线; 上述驱动电晶体系场效电晶体,其源极连接在上述 第一节点上,汲极连接在上述第一基准电位或第二 基准电位上,闸极连接在上述第二节点上; 上述第一电路包含连接在上述第一节点与上述光 电元件之间,且由上述第二控制线进行导通控制之 第二开关。 7.如请求项6之像素电路,其中 在驱动上述光电元件之情况: 作为第一阶段,系利用上述第一控制线使上述第一 开关保持于非导通状态,利用上述第二控制线使上 述第二开关保持于非导通状态; 作为第二阶段,系在利用上述第一控制线使上述第 一开关保持于导通状态而传递于上述资料线上之 资料写入上述像素电容元件之后,使上述第一开关 保持于非导通状态; 作为第三阶段,系利用上述第二控制线使上述第二 开关保持于导通状态。 8.如请求项1之像素电路,其具有在上述第一开关保 持于导通状态并写入传递至资料线之资料时,使上 述第一节点保持于特定电位之第二电路。 9.如请求项8之像素电路,其中 更具有第二及第三控制线;及 电压源; 上述驱动电晶体系场效电晶体,其汲极连接在上述 第一基准电位或第二基准电位上,闸极连接在上述 第二节点上; 上述第一电路包含连接在上述场效电晶体之源极 与上述光电元件之间,且由上述第二控制线进行导 通控制之第二开关; 上述第二电路包含连接在上述第一节点与上述电 压源之间,且由上述第三控制线进行导通控制之第 三开关。 10.如请求项9之像素电路,其中 在驱动上述光电元件之情况: 作为第一阶段,系利用上述第一控制线使上述第一 开关保持于非导通状态,利用上述第二控制线使上 述第二开关保持于非导通状态,利用上述第三控制 线使上述第三开关保持于非导通状态; 作为第二阶段,系利用上述第一控制线使上述第一 开关保持于导通状态,利用上述第三控制线使上述 第三开关保持于导通状态,在上述第一节点保持于 特定电位之状态下,传递于上述资料线上之资料写 入上述像素电容元件之后,利用上述第一控制线使 上述第一开关保持于非导通状态; 作为第三阶段,系利用上述第三控制线使上述第三 开关保持于非导通状态,利用上述第二控制线使上 述第二开关保持于导通状态。 11.如请求项8之像素电路,其中 更具有第二及第三控制线;及 电压源; 上述驱动电晶体系场效电晶体,其源极连接在上述 第一节点上,汲极连接在上述第一基准电位或第二 基准电位上,闸极连接在上述第二节点上; 上述第一电路包含连接在上述第一节点与上述光 电元件之间,且由上述第二控制线进行导通控制之 第二开关; 上述第二电路包含连接在上述第一节点与上述电 压源之间,且由上述第三控制线进行导通控制之第 三开关。 12.如请求项11之像素电路,其中 在驱动上述光电元件之情况: 作为第一阶段,系利用上述第一控制线使上述第一 开关保持于非导通状态,利用上述第二控制线使上 述第二开关保持于非导通状态,利用上述第三控制 线使上述第三开关保持于非导通状态; 作为第二阶段,系利用上述第一控制线使上述第一 开关保持于导通状态,利用上述第三控制线使上述 第三开关保持于导通状态,在上述第一节点保持于 特定电位之状态下,传递于上述资料线上之资料写 入上述像素电容元件之后,利用上述第一控制线使 上述第一开关保持于非导通状态; 作为第三阶段,系利用上述第三控制线使上述第三 开关保持于非导通状态,利用上述第二控制线使上 述第二开关保持于导通状态。 13.如请求项1之像素电路,其具有在上述第一开关 保持于导通状态而写入传递于资料线上之资料时, 使上述第二节点保持于固定电位之第二电路。 14.如请求项13之像素电路,其中上述固定电位系上 述第一基准电位或第二基准电位。 15.如请求项13之像素电路,其中 更具有第二、第三及第四控制线; 上述驱动电晶体系场效电晶体,其源极连接在上述 第一节点上,汲极连接在上述第一基准电位或第二 基准电位上,闸极连接在上述第二节点上; 上述第一电路包含连接在上述第一节点与上述光 电元件之间,且由上述第二控制线进行导通控制之 第二开关,以及连接在上述场效电晶体之源极与上 述第一节点之间,且由上述第三控制线进行导通控 制之第三开关; 上述第二电路包含连接在上述第一节点与上述固 定电位之间,且由上述第四控制线进行导通控制之 第四开关。 16.如请求项15之像素电路,其中 在驱动上述光电元件之情况: 作为第一阶段,系利用上述第一控制线使上述第一 开关保持于非导通状态,利用上述第二控制线使上 述第二开关保持于非导通状态,利用上述第三控制 线使上述第三开关保持于非导通状态,利用上述第 四控制线使上述第三开关保持于非导通状态; 作为第二阶段,系利用上述第一控制线使上述第一 开关保持于导通状态,利用上述第四控制线使上述 第四开关保持于导通状态,在上述第二节点保持于 固定电位之状态下,传递于上述资料线上之资料写 入上述像素电容元件之后,利用上述第一控制线使 上述第一开关保持于非导通状态,利用上述第四控 制线使上述第四开关保持于非导通状态; 作为第三阶段,系利用上述第二控制线使上述第二 开关保持于导通状态,利用上述第三控制线使上述 第三开关保持于导通状态。 17.一种显示装置,其包含: 像素电路,其有复数个排列成矩阵状; 资料线,其相对于上述像素电路之矩阵排列而配线 于每一行上,且被供给相应于亮度资讯之资料讯号 ; 第一控制线,其相对于上述像素电路之矩阵排列而 配线于每一列上;及 第一及第二基准电位;且 上述像素电路包含: 光电元件,其依流动之电流使亮度变化; 第一及第二节点; 驱动电晶体,其在第一端子与第二端子间形成电流 供给线,并按照连接于上述第二节点之控制端子的 电位控制流至上述电流供给线之电流; 像素电容元件,其连接在上述第一节点与上述第二 节点之间; 第一开关,其连接在上述资料线与上述像素电容元 件之第一端子或第二端子之任一端子之间,由上述 第一控制线进行导通控制;及 第一电路,其用以在上述光电元件为非发光期间使 上述第一节点之电位迁移至固定电位; 在上述第一基准电位与第二基准电位之间,串联连 接有上述驱动电晶体之电流供给线、上述第一节 点、及上述光电元件。 18.如请求项17之显示装置,其中具有在上述第一开 关保持于导通状态而写入传递至资料线上之资料 时,使上述第一节点保持于特定电位之第二电路。 19.如请求项17之显示装置,其中具有在上述第一开 关保持于导通状态而写入传递至资料线上之资料 时,使上述第二节点保持于固定电位之第二电路。 20.一种像素电路之驱动方法,其系包含: 光电元件,其依流动之电流而使亮度变化; 资料线,其被供给相应于亮度资讯之资料信号; 第一及第二节点; 第一及第二基准电位; 场效电晶体,其汲极连接在上述第一基准电位与第 二基准电位上,源极连接在上述第一节点上,闸极 连接在上述第二节点上; 像素电容元件,其连接在上述第一节点与上述第二 节点之间; 第一开关,其连接在上述资料线与上述像素电容元 件之第一端子或第二端子之任一端子之间;及 第一电路,其使上述第一节点之电位迁移至固定电 位;且 在上述第一基准电位与第二基准电位之间,串联连 接有上述驱动电晶体之电流供给线、上述第一节 点、及上述光电元件者;其中 在上述第一开关保持非导通状态之状态下,利用上 述第一电路使上述第一节点之电位迁移至固定电 位; 在将上述第一开关保持于导通状态且将传递至上 述资料线上之资料写入上述像素电容元件之后,将 上述第一开关保持于非导通状态; 停止使上述第一电路之上述第一节点的电位迁移 至固定电位的动作。 图式简单说明: 图1系显示一般的有机EL显示装置之构成的方块图 。 图2系显示图1之像素电路之一构成例的电路图。 图3系有机EL元件之电流-电压(I-V)特性之历时变化 的示意图。 图4系显示将图2之电路的p通道TFT置换成n通道TFT之 像素电路的电路图。 图5系作为初期状态之驱动电晶体的TFT与EL发光元 件之动作点的示意图。 图6系作为历时变化后之驱动电晶体的TFT与EL元件 之动作点的示意图。 图7系显示将作为驱动电晶体之n通道TFT的源极连 接在接地电位之像素电路的电路图。 图8系显示采用第1实施形态之像素电路之有机EL显 示装置之构成的方块图。 图9系在图8之有机EL显示装置中显示第1实施形态 之像素电路之具体构成的电路图。 图10A至图10F系说明图9之电路动作用之等效电路的 示意图。 图11A至图11F系说明图9之电路动作用的时序图。 图12系显示采用第2实施形态之像素电路之有机EL 显示装置之构成的方块图。 图13系在图12之有机EL显示装置中显示第2实施形态 之像素电路之具体构成的电路图。 图14A至图14E系说明图13之电路动作用之等效电路 的示意图。 图15A至图15F系说明图13之电路动作用的时序图。 图16系显示第2实施形态之像素电路之另一构成例 的方块图。 图17系显示采用第3实施形态之像素电路之有机EL 显示装置之构成的方块图。 图18系在图17之有机EL显示装置中显示第3实施形态 之像素电路之具体构成的电路图。 图19A至图19E系说明图18之电路动作用之等效电路 的示意图。 图20A至图20F系说明图18之电路动作用的时序图。 图21系显示第3实施形态之像素电路之另一构成例 的方块图。 图22系显示采用第4实施形态之像素电路之有机EL 显示装置之构成的方块图。 图23系在图22之有机EL显示装置中显示第4实施形态 之像素电路之具体构成的电路图。 图24A至图24E系说明图23之电路动作用之等效电路 的示意图。 图25A至图25H系说明图23之电路动作用的时序图。 图26系显示将固定电压线设为电源电位VCC之像素 电路的电路图。 图27系显示将固定电压线设为接地电位GND之像素 电路的电路图。 图28系显示第4实施形态之像素电路之另一构成例 的方块图。 图29系显示采用第5实施形态之像素电路之有机EL 显示装置之构成的方块图。 图30系在图29之有机EL显示装置中显示第5实施形态 之像素电路之具体构成的电路图。 图31A至图31E系说明图30之电路动作用之等效电路 的示意图。 图32A至图32H系说明图30之电路动作用的时序图。 图33系显示将固定电压线设为电源电位VCC之像素 电路的电路图。 图34系显示将固定电压线设为接地电位GND之像素 电路的电路图。 图35系显示第5实施形态之像素电路之另一构成例 的方块图。 图36系显示采用第6实施形态之像素电路之有机EL 显示装置之构成的方块图。 图37系在图36之有机EL显示装置中显示第5实施形态 之像素电路之具体构成的电路图。 图38A至图38F系说明图37之电路动作用之等效电路 的示意图。 图39系说明图38之电路动作用之等效电路的示意图 。 图40A至图40H系说明图37之电路动作用的时序图。
地址 日本