发明名称 Sampling AD converter with coarse/fine range architecture and interpolating residue coding.
摘要 Die Erfindung betrifft eine Schaltungsanordnung zur Abtastung statistisch auftretender Signale, speziell solcher mit steilem Anstieg und langsamen Abfall, bei der die Abtast-Analog-zu-Digital-Umsetzung nach dem Zweischrittverfahren mit Grob-Feinbereichs-Architektur und interpolierender Residuums-Kodierung erfolgt. Verwendung finden zwei Abtast-Analog-zu-Digital-Umsetzer niedriger Auflösung und hoher Abtastfrequenz, ein digitaler Summierer, ein Integrator und ein Digital-zu-Analog-Umsetzer. Erfindungsgemäß werden die Abtastwerte des Analog-zu-Digital-Umsetzers im Integrator digital aufintegriert, so daß man an dessen Ausgang eine digitale Rekonstruktion des Eingangssignals erhält. Diese wird vom Digital-zu-Analog-Umsetzer wieder in ein analoges Signal rückgewandelt und dann mittels des analogen Subtrahierers vom Eingangssignal subtrahiert, um ein analoges Restwertsignal (Residuum) zu bilden, welches vom Analog-zu-Digital-Umsetzer mit der gleichen Abtastfrequenz wiederum digitalisiert und dann über den Summierer zum Integrator hinzuaddiert wird. Man erhält so an dessen Ausgang eine digitale Repräsentation des Eingangssignals, welche im Vergleich zu den intern eingesetzten Analog-zu-Digital-Umsetzern und bei gleicher Abtastrate eine höhere Auflösung und einen erweiterten dynamischen Bereich aufweist. <IMAGE>
申请公布号 EP0631393(A2) 申请公布日期 1994.12.28
申请号 EP19940107408 申请日期 1994.05.13
申请人 FORSCHUNGSZENTRUM JUELICH GMBH 发明人 GAST, WERNER, DR.;GEORGIEV, ANDREY, DR.;LIEDER, RAINER M., PROF.
分类号 H03M1/12;H03M1/14;(IPC1-7):H03M1/14 主分类号 H03M1/12
代理机构 代理人
主权项
地址