发明名称 Multiplieur exempt de débordement interne, notamment multiplieur bit-série, et procédé pour empêcher un débordement interne d'un multiplieur.
摘要 <P>Le multiplieur, apte à effectuer la multiplication binaire poids faible en tête d'un multiplicande codé sur n bits avec un coefficient multiplicateur, comprend des moyens de traitement (14, 15, 16, 17, 19, 20) aptes pour chaque bit de la partie décimale du coefficient multiplicateur situé entre le bit de poids faible et le bit de poids fort, à calculer effectivement la somme de rang n + 1 obtenue à partir des produits partiels dudit bit considéré avec les n bits du multiplicande, et à partir des sommes correspondantes calculées pour le ou les bits précédents du coefficient multiplicateur, de façon à éviter tout débordement interne du multiplieur.</P>
申请公布号 FR2705475(A1) 申请公布日期 1994.11.25
申请号 FR19930006068 申请日期 1993.05.19
申请人 FRANCE TELECOM 发明人 WITTMANN ALAIN;BALESTRO FREDDY
分类号 G06F7/52 主分类号 G06F7/52
代理机构 代理人
主权项
地址