摘要 |
<p>Es werden eine Parallelrechnerarchitektur und ein Verfahren zum Bau und Neukonfiguration eines gewidmeten Parallelrechners für die Berechnung von Problemen beschrieben, die aus einer Vielzahl gekoppelter diskretisierbarer Vorgänge bestehen. Die besondere Rechnerarchitektur erlaubt es dem Endbenutzer, mit Hilfe eines neuen Verfahrens, wiederholt selbst einzelne diskrete Vorgänge in einem kleinen digitalen Schaltkreis zu bestimmen und danach den gesamten Rechner mit diesen gekoppelten Vorgängen zu konfigurieren, mit einem Aufwand ähnlich zur Kompilation. Weil das Problem dann direkt parallel im Hardware berechnet wird, ohne die Zwischenstufen eines Befehlssatz, können Probleme bis zu einen Millionenfach schneller als die schnellsten Workstations berechnet werden. Das Bauverfahren benutzt kommerziell erhältliche Chips und erlaubt dem Endverbraucher, einen an ihren Problemen abgestimmten massiven Parallelrechner zu bestimmen.</p> |