摘要 |
一种互补式金氧半电晶体动态逻辑架构包括复数个逻辑闸,该些逻辑闸包含第一型逻辑闸和第三型逻辑闸交错连接。每一逻辑闸均包括一功能单元、和一驱动器单元,由于功能单元和驱动器单元被分离设置,所以具有放电迅速的优点,且可免除电荷重分配的问题。功能单元具有一 PMOS预充电电晶体、和一逻辑树方块叠块接在一起;驱动器单元则具有一NMOS求值电晶体,其闸极耦接到该逻辑树方块。并另有一NMOS控制求值电晶体叠接于前者之下,作为驱动器单元的控制求值电晶体,该NMOS控制求值电晶体、与前一级不同型逻辑闸的PMOS预充电电晶体,系以相同的时脉控制,所以不会同时被导通,故可免除时脉扭曲追撞的问题。 |