发明名称 具有控制输出位准的输出缓冲器
摘要 一种具有受控高逻辑状态的输出缓冲器,当供给电压Vcc增加持,能防止输出电压增加,使用一个激励电路完成一个快速低对高逻辑变换,因此可改进此低到高变换速率。但当Vcc电压提升超过一门槛值时,在部份的变换期间,仅致能激励电路。如此可防止输出位准增加超高其标称值。因为控制输出电压,降低高到低变换时间,所以输出信号所产生的地颤动或噪音是最小的。
申请公布号 TW225061 申请公布日期 1994.06.11
申请号 TW082101153 申请日期 1993.02.18
申请人 三星半导体有限公司 发明人 希提亚特.迪;林昌明
分类号 H03K17/16;H03K19/175 主分类号 H03K17/16
代理机构 代理人 林敏生 台北巿南京东路二段一二五号七楼伟成第一大楼
主权项 1﹒一种输出一个电子信号的装置,包含: 一个输出节点; 耦合到该输出节点的驱动装置,使用 于在该输出节点从第一电压位准改变电压 到第二电压位准,其中该第二电压位准高 于该第一电压位准; 耦合到该驱动装置的一个供给电压, 其中从该供给电压分路在该输出节点的电 压; 耦合到该驱动装置的激励装置,其增 加在该输出节点上该电压的变化率;和 耦合到该激励装置和激励致能装置, 在响应该供给电压位准,选择的致能和除 能该激励装置。 2﹒如申请专利范围第1项装置,其中激励致 能装置响应于供给电压位准和输出节点电 压位准,因此选择致能和除能激励装置。 3﹒如申请专利范围第2项装置,进一步包含 耦合到供给电压和激励致能装置的电 压检测装置,当供给电压提升超过第一预 先决定门槛値时,输出一个第一信号到激 肋致能装置; 耦合到激励致能装置和输出节点的控 制装置,当输出节点电压提升超过一个第 二预先决定门槛値时,输出一个第二信号 到激励致能装置;和 致能装置,当第一和第二信号同时出 现时,除能此激励装置。 4﹒如申请专利范围第3项装置,进一步包含 驱动装置包含耦合在供给电压和输出 节点间的一个电晶体,因此当电晶体导通 时,在供给电压和输出节点间电流流动着 一个闸信号从激励装置输出到电晶体 ,将此一电荷施加于电晶体以导通此电晶 体;从电源供给到输出节点电流流动的大 小变化,响应于经闸极信号加到电晶体电 荷的量。 5﹒如申请专利范围第4项装置,进一步包含 耦合到激励装置和闸极信号的保持装 置,在一个延伸时间的周期,维持加到电 晶体的电荷。 6﹒如申请专利范围第4项装置,其中第一预 先决定门槛値大约4﹒5伏特,第二预先决 定门槛値大约2﹒7伏特。 7﹒如申请专利范围第4项装置,其中激励装 置经由闸信号增应用到电晶体的电流。 8﹒如申请专利范围第4项装置,其中激励装 置经由闸信号可增加施加于电晶体的电压。图示 简单说明: 图1系本发明最佳实施例的简化方块 图。 图2系本发明电路最佳实施例的示意 图。 图3系产生使用在图2电路的输入信 号DETVCC的最佳实施例的子电路的示意图 图4系在图2子电路的示意图。 图5系在图2,3和4某些信号的时 序图。 图6系说明某些信号波形,利用图2 电路的电脑模拟所产生的。 图7产生VREF信号的电路实施例。 图8系产生VlNT信号的电路实施例。
地址 美国