发明名称 SYSTEM AND METHOD FOR REDUCING GROUND BOUNCE IN INTEGRATED CIRCUIT OUTPUT BUFFERS
摘要 Système et procédé destinés à réduire le degré de rebond à la terre dans des circuits à tampon de sortie. La présente invention comporte un premier circuit de commande (202) destiné à réguler le laps de temps qu'il faut pour mettre sous tension un TEC (Q1) d'excursion haute et donc le temps qu'il faut à un signal de sortie du circuit à tampon de sortie pour passer d'un état bas à un état haut. La présente invention comporte également un second circuit de commande (204) destiné à réguler le laps de temps qu'il faut pour mettre sous tension un TEC (Q2) d'excursion basse et donc le temps qu'il faut au signal de sortie du circuit à tampon de sortie pour passer d'un état haut à un état bas. Les premier et second circuits de commande (202, 204) comportent tous deux un TEC supplémentaire (Q4, Q7) destiné à réguler la quantité de courant acheminée respectivement vers les TEC d'excursion haute et d'excursion basse (Q1, Q2). Chaque TEC supplémentaire (Q4, Q7) est commandé par un signal de référence de tension (REF) qui est au-dessus du seuil du TEC supplémentaire. Par conséquent, le TEC supplémentaire (Q4, Q7) n'est pas totalement sous tension ou hors tension et introduit une résistance dans le circuit de commande, ce qui réduit la quantité de courant acheminée vers les TEC d'excursion haute et d'excursion basse (Q1, Q2). Etant donné que la quantité de courant fournie aux derniers TEC de sortie est réduite, leur temps de mise sous tension est plus long, ce qui augmente la durée de commutation du circuit à tampon de sortie. En résultat, l'ampleur du rebond introduit par le circuit à tampon de sortie de la présente invention est considérablement réduite.
申请公布号 WO9326091(A1) 申请公布日期 1993.12.23
申请号 WO1993US05046 申请日期 1993.05.27
申请人 S-MOS SYSTEMS, INC. 发明人 TRUONG, HO, DAI
分类号 H03K17/16;H03K17/687;H03K19/0175;H03K19/0185;(IPC1-7):H03K19/003 主分类号 H03K17/16
代理机构 代理人
主权项
地址