摘要 |
<p>Die Erfindung betrifft ein Rechnersystem mit mehreren miteinander verbundenen Prozessoren (P1, P2, P3), denen jeweils ein Speicher (S1, S2, S3) zugeordnet ist, wobei die Speicher (S1, S2, S3) jeweils einen gemeinsamen Speicherbereich (SB) aufweisen, auf den die Prozessoren (P1, P2, P3) zugreifen. Zur Synchronisation von Betriebszustandswechseln (BZ0, BZ1, BZ2) der Prozessoren (P1, P2, P3) und/oder zur synchronen Bearbeitung von Prozessoraufträgen schreibt der Prozessor, der zuerst einen vorgegebenen Synchronisationspunkt (MP1, MP2; WP1 ... WP3) erreicht, einen Datensatz in den gemeinsamen Speicherbereich, wodurch den Prozessoren (P1, P2, P3) zugeordnete Unterbrechungsanordnungen (IC1, IC2, IC3) Unterbrechungssignale erzeugen und den Betriebszustandswechsel bzw. die synchrone Bearbeitung von Aufträgen einleiten. Die Erfindung wird angewandt in Mehrprozessorsystemen, redundanten Rechnersystemen und speicherprogrammierbaren Steuerungen.</p> |