发明名称 Clock recovery circuit with open-loop phase estimator and wideband phase tracking loop
摘要
申请公布号 AU643296(B2) 申请公布日期 1993.11.11
申请号 AU19910079343 申请日期 1991.06.26
申请人 NEC CORPORATION 发明人 SHOUSEI YOSHIDA
分类号 H04L7/00;H04L7/02;(IPC1-7):H04L27/38;H03D3/00 主分类号 H04L7/00
代理机构 代理人
主权项
地址