发明名称 Bit line and cell plate clamp circuit for a DRAM
摘要
申请公布号 US5253205(A) 申请公布日期 1993.10.12
申请号 US19910755111 申请日期 1991.09.05
申请人 NIPPON STEEL SEMICONDUCTOR CORPORATION;UNITED MEMORIES, INC. 发明人 EATON, JR., S. SHEFFIELD
分类号 G11C11/409;G11C11/401;G11C11/404;G11C11/407;G11C11/4074;G11C11/4094;(IPC1-7):G11C7/00 主分类号 G11C11/409
代理机构 代理人
主权项
地址