发明名称 | 存储控制器与数据处理系统 | ||
摘要 | 在存储器单元是分配给多个可交错的存储体的情况中,提供形成多个存储变换的功能,根据所述存储体的个数,所有存储体中的存储器单元是在这些存储变换中以预定的不同顺序排列的,检测包含一个或多个CPU地址的在预定范围内的一个地址区域属于多个所述存储变换的各个上的存储器单元中的哪一个,并确定所检测到的存储器单元是否是属于彼此可交错的。即使用户以任何状态装设或添加作为系统存储器的多个存储器模块。本发明也能在与最适当地装设或添加存储器相同的存储范围内使交错访问成为现实。 | ||
申请公布号 | CN1071771A | 申请公布日期 | 1993.05.05 |
申请号 | CN92110513.4 | 申请日期 | 1992.09.11 |
申请人 | 国际商业机器公司 | 发明人 | 藤田典生;合田光宏 |
分类号 | G06F12/06 | 主分类号 | G06F12/06 |
代理机构 | 中国国际贸易促进委员会专利代理部 | 代理人 | 杨国旭 |
主权项 | 1、一种存储控制器,它响应不自CPU或DMA控制器的地址以产生指定多个存储器单元中的一个中的存储位置的地物理地址信号,这些存单元是装置在可交错多存储体中的多个存储器单元中的。上述存储控制器具有如下特征:用于确定与上述存储体同样多的多个存储变换的变换装置,每一存储变换为上述多个存储器单元指明了相继地址空间,这些多存储器单元在每一存储变换中以不同的预定顺序逻辑排列;与上述变换装置相连接并适于接收上述地址以根据每一存储变换而选择具有指定地址空间的存储单元的装置,包括上述地址的一个一定容量的地址范围属于这一地址空间,因而该装置也就在上述多个存储变换选择了全部多个存储器单元;以及与上述选择装置相连接并适于接收上述地址,在交错访问方式或非交错访问方式中用以提供上述物理地址信号的装置,是以交错还是非交错访问方式这取决于上述被选择的多个存储器单元是否属于彼此不同的存储体。 | ||
地址 | 美国纽约 |