发明名称 LOGISCHE SCHALTUNG MIT BIPOLAR- UND CMOS-HALBLEITERN UND ANWENDUNG DIESER SCHALTUNG BEI HALBLEITERSPEICHERSCHALTUNGEN.
摘要
申请公布号 DE3875319(T2) 申请公布日期 1993.02.25
申请号 DE19883875319T 申请日期 1988.11.16
申请人 FUJITSU LTD., KAWASAKI, KANAGAWA, JP;FUJITSU VLSI LTD., KASUGAI, AICHI, JP 发明人 MAKI, YASUHIKO, KAWASAKI-SHI KANAGAWA 214, JP;NOMURA, OSAMU, KASUGAI-SHI AICHI 487, JP
分类号 G11C11/417;G05F3/22;G11C7/06;G11C8/08;G11C11/407;H03K19/00;H03K19/0944;(IPC1-7):H03K17/04;G11C11/40;H03K19/094 主分类号 G11C11/417
代理机构 代理人
主权项
地址