摘要 |
<p>Die Erfindung bezieht sich auf eine Schaltungsanordnung zur Frequenzsynthese mit einem Phasenregelkreis (1), der einen ersten Phasendiskriminator (3) zum Empfang eines Referenzsignals und eines von einem ersten Frequenzteiler (6) mit einem Teilungsverhältnis von k gelieferten Ausgangssignals, einen mit dem Ausgang des ersten Phasendiskriminator (3) gekoppelten Tiefpaß (4) und einen mit dem Ausgang des Tiefpasses (4) gekoppelten Oszillator (5) zur Erzeugung eines dem ersten Frequenzteiler (6) zuführbaren Ausgangssignals enthält. Mindestens ein weiterer Zweig (2) mit einem weiteren Phasendiskriminator (8) und einem weiteren freizugebenden Frequenzteiler (9) mit einem Teilungsverhältnis von k ist enthalten. Der weitere mit dem Eingang des Tiefpasses (4) gekoppelte Phasendiskriminator (8) ist zum Empfang des von einem Verzögerungsglied (10) verzögerten Referenzsignals und des Ausgangssignals des weiteren zum Empfang des Ausgangssignals des Oszillators (5) vorgesehenen Frequenzteilers (9) eingerichtet. Jedes Verzögerungsglied (10) weist eine unterschiedliche, einer Teilperiode T = 1/(n * fref) des Referenzsignals entsprechende Verzögerungszeit aufweist, wobei n die Anzahl der Zweige (1, 2) und fref die Frequenz des Referenzsignals ist. Eine Steuerung (11) ist zur Freigabe der Frequenzteiler (9) ungefähr nach der Verzögerungszeit des dem jeweiligen Frequenzteiles (9) zugeordneten Verzögerungsgliedes (10) vorgesehen. <IMAGE></p> |