发明名称 HIGH PERFORMANCE, LOW COST MICROPROCESSOR.
摘要 Un microprocesseur (50) comprend une unité centrale de traitement principal (CPU) (70) et un accès direct en mémoire séparé (DMA) (72) dans un seul circuit intégré constituant le microprocesseur (50). La CPU principale (70) possède une première pile de profondeur 16 (74) qui possède un registre d'article supérieur (76) et un registre d'article suivant (78), respectivement connectés pour envoyer des signaux d'entrée à une unité logique arithmétique (ALU) (80) par l'intermédiaire de lignes (82) et (84). Une sortie de ALU est connectée au registre d'article supérieur (76) par la ligne (86). La sortie du registre d'articles supérieurs en (82) est également connectée par la ligne (88) à un bus de données interne (90). Un compteur de boucle (92) est connecté à un dispositif décrémentiel (94) par les lignes (96) et (98). Le compteur de boucle (92) est connecté bidirectionnellement au bus de données interne (90) par la ligne (100). Un pointeur de pile (102), un pointeur de pile de retour (104), un registre de mode (106) et un registre d'instruction (108) sont également connectés au bus de données interne (90) par l'intermédiaire des lignes (110, 112, 114 et 116), respectivement. Le bus de données interne (90) est connecté à l'unité de commande de mémoire (118) et à la porte (120). La porte (120) envoie des signaux d'entrée sur les lignes (122, 124 et 126) au registre X (128), au compteur de programme (13)) et au registre Y (132) de la pile de retour (134).
申请公布号 EP0497772(A1) 申请公布日期 1992.08.12
申请号 EP19900911681 申请日期 1990.08.02
申请人 MOORE, CHARLES, H.;FISH, RUSSELL, H., III 发明人 MOORE, CHARLES, H.;FISH, RUSSELL, H., III
分类号 G06F7/00;G06F7/52;G06F7/58;G06F7/78;G06F9/30;G06F9/32;G06F9/34;G06F9/38;G06F12/08;G06F15/78 主分类号 G06F7/00
代理机构 代理人
主权项
地址