摘要 |
Une transformation de circuit double la cadence effective d'échantillonnage de n'importe quel modulateur à interpolation, suréchantillonné, à capacités commutées, quelle que soit sa valeur. Pour cette transformation, on utilise, dans chaque intégrateur du modulateur, un second condensateur d'entrée et des commutateurs qui fonctionnement selon des phases d'horloge alternées. En outre, deux quantificateurs, au lieu d'un, sont montés dans le réseau et fonctionnent selon des phases d'horloge opposées. Selon un autre mode de réalisation, les quantificateurs peuvent fonctionner à une cadence deux fois supérieure à la cadence normale, si cela est possible pour le circuit en question. La cadence de fonctionnement effective est ainsi doublée sans augmenter les exigences relatives à la fréquence de base ou à la vitesse du circuit, et cela a pour résultat une résolution ou une cadence de conversion analogique/numérique améliorée. |