摘要 |
<p>L'invention se rapporte à un circuit servant à échantillonner des signaux composants et à un circuit de régénération de ces signaux, comprenant un circuit de retard DELTAt (5) qui retarde la phase d'un premier signal composant analogique (I1) d'une durée DELTAt=(n-1)/(2fs), un premier convertisseur A/N (1) qui échantillonne le signal de sortie du circuit de retard DELTAt (5) au moyen d'impulsions d'horloge d'une fréquence d'échantillonnage fs et qui génère des premières données numériques (O1), un circuit diviseur de fréquence 1/n (4) qui divise l'impulsion d'horloge de la fréquence d'échantillonnage fs et génère une impulsion d'horloge d'une fréquence égale à fs/n (n valant un nombre entier positif différent de 1), ainsi qu'un second convertisseur A/N (2) qui échantillonne un second signal composant analogique (I2) se trouvant en phase avec les premiers signaux composants analogiques (I1) au moyen de l'impulsion d'horloge de fs/n émise depuis le circuit diviseur de fréquence 1/n (4) et qui génère des secondes données numériques (O2).</p> |