发明名称 DIGITAL PHASE LOCKED LOOP UTILIZING A MULTI-BIT PHASE ERROR INPUT FOR CONTROL OF A STEPPED CLOCK GENERATOR
摘要
申请公布号 US5056054(A) 申请公布日期 1991.10.08
申请号 US19900518029 申请日期 1990.05.02
申请人 NATIONAL SEMICONDUCTOR CORPORATION 发明人 WONG, HEE;WILSON, HOWARD;GUINEA, JESUS
分类号 H03L7/06;H03L7/093;H04L7/033 主分类号 H03L7/06
代理机构 代理人
主权项
地址