发明名称 MONOPULSE PROCESSOR DIGITAL CORRECTION CIRCUIT
摘要 On décrit un procédé et un circuit de correction incorporant un récepteur monopulsé (30) et servant à injecter un premier signal à amplitude connue et à phase arbitraire et un second signal ayant la même amplitude mais déphasé de 90°, ainsi qu'à mesurer les tensions de sortie du canal et à utiliser ces mesures pour générer quatre coefficients pouvant s'appliquer de manière mathématique aux signaux de sortie du canal pour donner une sortie corrigée (71, 72, 71, 72'). On peut ainsi rendre superflue la compensation de la dérive de phase et de gain dans les voies en phase et en quadrature des canaux de somme et de différence d'un récepteur monopulsé.
申请公布号 WO9114951(A1) 申请公布日期 1991.10.03
申请号 WO1991US01348 申请日期 1991.02.26
申请人 ALLIED-SIGNAL INC. 发明人 SINSKY, ALLEN, ISAAC
分类号 G01S7/40;G01S13/44 主分类号 G01S7/40
代理机构 代理人
主权项
地址