发明名称 SEMICONDUCTOR INTEGRATED CIRCUIT CAPABLE OF PREVENTING OCCURRENCE OF ERRONEOUS OPERATION DUE TO NOISE
摘要
申请公布号 EP0377841(A3) 申请公布日期 1991.09.18
申请号 EP19890122917 申请日期 1989.12.12
申请人 KABUSHIKI KAISHA TOSHIBA 发明人 OHTSUKA, NOBUAKI INTELL. PROPERTY DIV.;TANAKA, SUMIO INTELL. PROPERTY DIV.
分类号 H01L21/8247;G11C16/02;G11C16/12;G11C16/22;G11C17/00;H01L21/822;H01L27/04;H01L27/10;H01L29/788;H01L29/792;(IPC1-7):G11C16/06 主分类号 H01L21/8247
代理机构 代理人
主权项
地址