发明名称 Clock frequency doubler.
摘要 <p>La présente invention concerne un circuit de génération de signaux d'horloge complémentaires à phases non-recouvrantes et à fréquence double d'un signal d'horloge d'entrée, comprenant une bascule NAND (2) à sorties complémentaires sur lesquelles sont disponibles les signaux à fréquence double ; une bascule de type D (3) recevant sur son entrée d'horloge (H) l'une des sorties de la bascule NAND et dont la sortie (QD) est couplée à son entrée de données (D) par un inverseur (I2) ; et deux portes OU Exclusif (XO1, XO2) recevant sur leurs premières entrées respectivement le signal d'horloge d'entrée et son complément et sur leur deuxième entrée la sortie de la bascule de type D et dont les sorties sont respectivement connectées aux entrées (E1 et E2) de la bascule NAND. &lt;IMAGE&gt;</p>
申请公布号 EP0442829(A1) 申请公布日期 1991.08.21
申请号 EP19910420042 申请日期 1991.02.08
申请人 SGS-THOMSON MICROELECTRONICS S.A. 发明人 ARTIERI, ALAIN;KRITTER, SYLVAIN
分类号 H03K5/00;H03K5/151 主分类号 H03K5/00
代理机构 代理人
主权项
地址