发明名称 非时序性信号脉冲波延迟宽度测定电路
摘要 在一脉冲列中量测一选定脉冲之延迟(duration)的方法,为相对应一起始脉冲而产生一脉冲计数致动逻辑讯号,以致动一第一降计数器(down counter)12,以计算在脉冲列中之转移点(transition point)。此脉冲计数致动逻辑讯号(pulse count enable logic signal)有一至少和脉冲列中两脉冲串(pulse sequence)一样长的延迟。该第一降计数器从该脉冲列中,代表该选定脉冲之预先设定的起始计数向下计算,当相对于该选定脉冲之计数达到时,致动一第二计数器14。此第二计数器是用来计数高速之时序脉冲(clock pulses),直到脉冲列中所选定脉冲的末端。这时该第二计数器之最终输出计数,被用来计算所选定脉冲之延迟。
申请公布号 TW165098 申请公布日期 1991.08.01
申请号 TW079109197 申请日期 1990.10.30
申请人 西屋电器公司 发明人 威廉.约瑟夫.布威尔
分类号 G01R22/00 主分类号 G01R22/00
代理机构 代理人 陈长文 台北巿敦化北路二○一号七楼
主权项 1.一种测定一非时序性号脉冲波延迟宽度之方法,其特征为;包括下列各步骤:将一第一预定起始计数(N)设置入一第一陪计数器10;将一代表在一反向器显动逻辑讯号中之选定脉冲的第二预定起始计数,设置入一第二陪计数器12,此选定脉冲之延揽就是要被量测的;该第二计数器则由一来自该第一计数器之第一预定输出数所启动;再将一第三预定起始値设置入第三陪计数器14,该第三计数器是由来自该第二计数器之一第二预定输出计数所启动;再供应一系列同步脉冲给该第一计数器;该同步冲脉对该反向器显动逻辑讯号的每一脉冲串发生一次;再将该反向器显动逻辑讯号送至该第二计数器;再供给一时序讯号至该第三计数器;另供应一起始脉冲至该第一计数器,因而致动该第一计数器,去计算该同步脉冲,并在跟随该起始脉冲之~十"同步脉冲后,读取该第三计数器之输出计数,该第三计数器输出计数则代表该选定脉冲之延迟。2.如申请专利范围第1项所述之测定一非时序性号脉冲波延迟宽度之方法,其中N-2,以及其中该第二预定之辙出计数等于零,且该第一预定辙出计数在从零至N的范围中。3.一种测定一非时序性号脉冲波延迟宽度之鳌路,其特征为包括:一供计算同步脉冲之第一陪计数器10,该同步脉冲对每一个反向器显逻辑脉冲列中之脉冲串产生一次;供计算在该反向器显动逻辑脉冲列中之脉冲的第二陪计数器12,该第二计数器由来自该第一计数器之一第一预定输出计数范围所启动:供计算时序脉冲之第一陪计数器1至该第三计数器由来自第二计数器之第二预定输出计数所启动;及控制装置18,供将一第一预定起始计数(N)设置于该第一陪计数器,再将一代表于该反向器驱动逻辑讯号中所选定之脉冲的第二预定起始计数设置于该第二陪计数器,此选定之脉冲的延迟就是所要量测的,再将一第三预定起始値设置于该第三陪计数器中,将该同步讯供应至该第一计数器,将该反向驱动逻辑讯号供给该第二计数器,将该时序讯号供给第三计数器;因而致动该第一计数器去计算该同步脉冲,并它迨随起始脉冲之第(N十"同步脉冲后,读取第三计数器之输出计数,而该第三计数器之输出计数代表着该所选定脉冲之延迟。4.如申请专利范围第3项所述之测定一非时序性号脉冲波延迟宽度的电路,其中N-2,以及其中该第二预定输出计数等于零,而该第一预定输出计数在零至2的范围中。5.一种测定一非时序性号脉冲波延迟宽度之方法,其特征包括下述步骤:相对应于一起始脉冲而产生一脉冲计数致动逻辑讯号脉冲,该脉冲计数致动逻辑讯号脉冲,具有一至汐两个在反向器驱动逻辑讯号中之脉冲串的延迟,利用一第一陪计数器12去计算在该反向器驱动逻辑讯号中之传送点,该第一计数器是由该脉冲计数致动逻辑讯号脉冲所启动,且从一代表在该反向器驱动逻辑讯号中之脉冲的预定起始计数开始向下计数,该脉冲的延迟就是所要量测的;再利用一第二计数器14去计算时序脉冲,该第二计数器由该第一陪计数器之预定输出计数而被启动;且于该第一计数器超过其预定输出计数之后,读取该第二计数器之输出计数,该第二计数器之输出计量,代表着该选定脉冲之延迟。6.一种测定一非时序性号脉冲波延迟宽度之电路,包括:供产生一相对应于一起始脉冲之脉冲计数致动逻辑讯号脉冲的装置1凡该脉冲计数致动逻辑讯号脉冲,具有一至少两个在一反向器驱动逻辑讯号中之脉冲串的延迟;一第一陪计数器12供计算在该反向器驱动逻辑讯号中之传送点,该第一计数器是由该脉冲计数致动逻辑讯号脉冲所启动,并从一代表在该反向器驱动逻辑讯号中之脉冲的预定起始计数开始向下计数。该脉冲的延迟就是所要量测的;一第二计数器14供计算时序脉冲,该第二计数器是由詨第一陪计数器之一预定输出计数所启动;以及供在第一计数器赵趟其预定之输出计数之后,读取该第二计数器之输出计数的装置18,该第二计数器之输出计数代表着该选定脉冲的延迟。7.如申请专利范围第6项中所述之测定一非时序性号脉冲波延迟宽度的电路,其中供产生一脉冲计数致动逻辑讯号之装置包含:一第三陪计数器10,供从一第二预定起始计数向下计算同步脉冲,该脉冲计数致动讯号等于该第三计数器之一第二预定输出计数范围。
地址 美国