首页
产品
黄页
商标
征信
会员服务
注册
登录
全部
|
企业名
|
法人/股东/高管
|
品牌/产品
|
地址
|
经营范围
发明名称
PARITY CHECKING CIRCUIT AND ITS SEMICONDUCTOR INTEGRATED CIRCUIT DEVICE
摘要
申请公布号
JPH03157022(A)
申请公布日期
1991.07.05
申请号
JP19890296341
申请日期
1989.11.14
申请人
FUJITSU LTD
发明人
KAJII YOSHIO
分类号
H03M13/00
主分类号
H03M13/00
代理机构
代理人
主权项
地址
您可能感兴趣的专利
PANCREATIC ISLET MICRORNA AND METHODS FOR INHIBITING SAME
Video processing apparatus and video processing method
Forming RTP packets
COLONOGRAPHY
TRAIL-BASED DATA GATHERING MECHANISM FOR WIRELESS SENSOR NETWORKS WITH MOBILE SINKS
压电振动片的制造方法、晶片、压电振动器、振荡器、电子设备及电波钟
热交换器用铝合金异型集流管及其制造方法
用于实时监测钢筋腐蚀的方法
电动试管刷
金属材料分析前处理机及其处理方法
葛根枸杞面膜粉
动态测试试验无线管理系统及方法
非水电解质二次电池的制造方法及非水电解质二次电池
显示装置
新型反应釜
可机械调速的超精密压电步进旋转驱动平台
一种牛蒡粉的生产方法
视频图像的处理方法及装置
一种男士饮用枣酒的制备方法
一种快速检测人白细胞抗原B27的方法及其试剂盒