发明名称 综合数字调制器
摘要 本发明公开了一种综合数字调制器,它主要由单片计算机、累加器、正弦表输出器、控制器等部件组成。能适合应用于各种场合、各种信道和不同时间的调制,能选择最佳调制参数,而且各种调制参数可任意选择,因此通用性强、变化灵活、抗干扰性强、保密性好、可靠性高、体积小、重量轻、自动化程度高,是一种替代现行模拟调制器的具有多功能、多用途的理想综合数字调制器,有极大的推广应用价值。
申请公布号 CN1048639A 申请公布日期 1991.01.16
申请号 CN90104782.1 申请日期 1990.07.18
申请人 机械电子工业部石家庄第五十四研究所 发明人 贾安兰;姚奇松
分类号 H04L27/36 主分类号 H04L27/36
代理机构 河北省专利事务所 代理人 高锡明
主权项 1、一种由输入输出接口装置(1)、单片计算机(2)、程序存储器(3)、数字模拟转换器(6)、低通滤波器(7)、输出放大器(8)组成的综合数字调制器,其特征在于还有累加器(4)、正弦表输出器(5)、控制器(9)组成,其中累加器(4)由频率锁存器(10)、全加器(11)、三态门(12)、初相锁存器(13)、D触发器(14)构成,单片计算机(2)的出端(1)总线与频率锁存器(10)入端总线连接,频率锁存器(10)出端总线通过全加器(11)与三态门(12)入端总线串接,三态门(12)出端总线与初相锁存器(13)出端总线并接后与D触发器(14)入端总线连接,D触发器(14)出端总线与全加器(11)另一入端总线和正弦表输出器(5)入端总线连接;正弦表输出器(5)由正弦表高字节存储器(15)、正弦表低字节存储器(16)、数据取样输出锁存器(17)构成,由累加器(4)的D触发器(14)出端总线与正弦表高字节、低字节存储器(15)、(16)并接,正弦表高字节、低字节存储器(15)、(16)的各出端总线与数据取样输出锁存器(17)入端总线连接,数据取样输出锁存器(17)的出端总线与数字模拟转换器(6)入端总线连接;控制器(9)由计数译码器(18)、时序产生器(19)构成,单片计算机(2)的控制出端(2)总线与计数译码器(18)入端总线连接,计数译码器(18)出端总线与时序产生器(19)入端总线连接,时序产生器(19)出端总线分别与频率锁存器(10)、三态门(12)、初相锁存器(13)、D触发器(14)、数据取样输出锁存器(17)的控制入端总线并接。
地址 050081河北省石家庄市中山西路11号
您可能感兴趣的专利