发明名称 取样-保持及其在并行模/数转换器中的应用
摘要 本发明通过给每个模拟信号(a1,a2)配置一个差分放大器型电路(d1,d2)及与其相关的时钟晶体管(t1,t2)和去耦晶体管(e1,e2),可以用多路复用的方法处理至少两个以上的模拟信号而无需多路复用头。两个去耦晶体管(e1,e2)中的每一个有一个与两个差分放大器电路中的一个(d2)相关连的附加受控电流通路。
申请公布号 CN1011013B 申请公布日期 1990.12.26
申请号 CN88108483.2 申请日期 1988.12.12
申请人 德国ITT工业有限公司 发明人 沃尔夫冈·赫恩
分类号 H03M1/36;G11C27/02 主分类号 H03M1/36
代理机构 中国国际贸易促进委员会专利代理部 代理人 邹光新
主权项 1.取样-保持级包括一个时钟比较器(K)和一个其输出端通过一个去耦级(e)与比较器(K)相并联的锁存级(L)。所述比较器(K)包括;一个由两个第一差分晶体管(d11,d12)组成的第一差分放大器型电路[d1),所述差分晶体管(d11,d12)的两受控电流通路在一端相互连接在一起而形成一个连接点,该连接点通过第一时钟晶体管(11)和恒流源(q)的受控电流通路与地相连,而每个差分晶体管(d11,d12)的受控电流通路的另一端则分别通过两个去耦晶体管(e1,e2)中的一个受控电流通路和两个负载元件(r1,r2)中的一个接至电压源(U),所述锁存级(L)包括:两个锁存晶体管(L1,L2),其受控电流通路在一端相连接并由该连接点通过第三时钟晶体管(t3)和恒流源(q)接至地,而锁存晶体管(L1,L2)的每个受控电流通路则分别通过负载元件(r1,r2)接至电源(U),锁存晶体管(L1,L2)的控制端分别同L2与r2的连接点和L1与r1的连接点交叉相连;其特征在于:所述比较器还包括一个由两个第二差分晶体管(d21,d22)组成的第二差分放大器型电路(d2),所述差分晶体管的两受控电流通路在一端相互连接在一起而形成一个连接点,该连接点通过第二时钟晶体管(t2)和恒流源(q)的受控电流通路与地相连,而差分晶体管(d21,d22)的每个受控电流通路的另一端则分别通过两个去耦晶体管(e1,e2)中的一个的附加受控电流通路和两个负载元件(r1,r2)中的一个接至电压源(U)。
地址 联邦德国弗赖堡