发明名称 高速异步数据接口
摘要 一种高速异步数据传输用的数字数据接口名义上准备集成到通信系统的元件芯片中。结合其用CMOS集成电路技术的实现来描述所述系统。然而所包含技术可容易地应用到其它技术。该接口使用曼彻斯特双相标志的时钟和数据的编码并由接收器抽取时钟和数据信号。而且,使用这种Manchester码使得代码扰动易于用作同步方式的帧标志。时钟抽取和数据检测电路的实质在于使用校正的延迟线元件将数据瞬变压缩在编码输入信号中,这样便可检测出时钟瞬变,根据这些瞬变可产生时钟。
申请公布号 CN1046057A 申请公布日期 1990.10.10
申请号 CN90101835.X 申请日期 1990.03.30
申请人 GEC-普列斯长途电讯有限公司 发明人 安德鲁·詹姆斯·皮克林;伊安·詹姆斯·劳里
分类号 G06F3/00 主分类号 G06F3/00
代理机构 中国专利代理有限公司 代理人 郭伟刚;程天正
主权项 1、一种高速异步数据接口,包含至少一个接口发射器和至少一个接口接收器,以及互连发射器和接收器的传输线,通过所述传输线将数据从发射器传输到接收器,其中,每个接收器包括与安排产生输出数据的数据对齐电路相连接的数据编码器和数据时钟抽取电路,所述高速异步数据接口的特征在于:数据时钟抽取电路包含锁存器,该锁存器对数据的每个瞬态在输入端接收来自瞬态检测器的置位脉冲,使该锁存器的输出变为逻辑低电平,将其输出耦合到传送低电平并产生复位锁存器的复位脉冲的延迟线,并将锁存器输出恢复为逻辑高电平,其中,锁存器复位时所产生的数据相关瞬态脉冲这时被取代而从锁存器的输出抽取出时钟信号。
地址 英国英格兰