发明名称 |
系统自动诊断的内核测试接口和方法 |
摘要 |
用于基于微处理器的被测部件的内核的改进的测试设备和方法。该设备和方法可用系统的自动方式对所述内核进行基本上完全的测试而使对UUT的手工探测最少。本方法所实现的测试规程包括测试原语的使用,这些测试原语允许对每一地址和数据总线线路产生特征标记,用以标识由所述设备发现故障的类型和位置。所述使用引导技术的测试方法利用了包括总线测试、数据激励和地址激励的三种原语以优化并行测试和电路和故障诊断。 |
申请公布号 |
CN1045655A |
申请公布日期 |
1990.09.26 |
申请号 |
CN89108766.4 |
申请日期 |
1989.11.21 |
申请人 |
约翰弗兰克制造公司 |
发明人 |
约翰·D·波尔斯特拉;布鲁斯·T·怀特;马歇尔·H·斯科特 |
分类号 |
G06F11/22 |
主分类号 |
G06F11/22 |
代理机构 |
中国专利代理有限公司 |
代理人 |
何耀煌;李先春 |
主权项 |
1、一种用于对包含微处理器(μP)、存储器和数据及地址总线的基于微处理器的被测部件(UUT)的内核进行测试的方法,其特征在于该方法包含以下步骤:将仿真存储器在电气上取代所述UUT存储器,将至少一条装入指令置于仿真存储器,发命令将UUT的μP复位,执行装入指令,将预定位模式置于部分地址总线上,检测部分地址总线上的位模式,以及评价部分地址总线上的位模式以检测在执行装入指令中有无错误。 |
地址 |
美国华盛顿州 |