发明名称 |
一维余弦变换的计算装置以及包括该计算装置的图象编码装置和解码装置 |
摘要 |
一种从16个亮度值中计算16个一维直接余弦变换的装置,包括:输入存贮器,分别是产生二个值A+B和(A-B)×D的第一计算装置,其中A和B是二个分别加到计算装置二个输入端的值,D是顶定系数,为32次相似运算循环用第一计算装置的第一中间值存贮装置,产生E+G值的第二计算装置,其中E和G是两个连续加到该第二计算装置输入端的值。为完成17次加法运算循环使用第二计算装置的第二中间值存贮装置以及改变变换值顺序的装置。 |
申请公布号 |
CN1009772B |
申请公布日期 |
1990.09.26 |
申请号 |
CN87104093.X |
申请日期 |
1987.06.06 |
申请人 |
汤姆生无线电报总公司 |
发明人 |
杰恩·伊夫斯·奥贝;伊夫斯·玛丽亚·拉·帕内拉;阿兰·弗雷;亚尼克·维拉龙 |
分类号 |
G06F15/332 |
主分类号 |
G06F15/332 |
代理机构 |
上海专利事务所 |
代理人 |
颜承根 |
主权项 |
1.一个变换16值系列的一维直接余弦变换计算装置其特征在于,包括:存贮被变换的16值系列的输入存贮器;计算式A+B和(A-B)×D的二个值的第一计算装置,其中A和B是两个分别加到输入端的运算量,D是预定的正系数;耦合到第一计算装置以向其传输作为运算量的预先计算好的值并耦合到所述输入存贮器的第一中间值存储装置;计算式E+G的值的第二计算装置,其中E和G是连续加到这些第二计算装置输入端的二个运算量;耦合到第二计算装置以向其传输作为运算量的预先计算好的值并耦合到变换计算装置的输出端用以向其传送一个16个被变换值系列的第二中间值存贮装置;借助于具有二倍于被变换值频率的并具有对应于一个16个被变换值系列周期的控制信号;并借助于一具有二倍于被变换值频率的时钟信号,控制输入存贮器、第一和第二中间值存贮装置,第一和第二计算装置的控制装置。 |
地址 |
法国巴黎 |