发明名称 Master slice type semiconductor integrated circuit having 2 or more I/O cells per connection pad
摘要
申请公布号 US4942317(A) 申请公布日期 1990.07.17
申请号 US19890351001 申请日期 1989.05.12
申请人 KABUSHIKI KAISHA TOSHIBA 发明人 TANAKA, YASUNORI;KOBAYASHI, TERUO;ISHIBASHI, MASAHIRO
分类号 H01L21/822;H01L21/82;H01L23/528;H01L27/04;H01L27/118;H03K19/173 主分类号 H01L21/822
代理机构 代理人
主权项
地址