发明名称 FAST LOCKING PHASE-LOCKED LOOP UTILIZING FREQUENCY ESTIMATION.
摘要 Une boucle à verrouillage de phase compare l'impulsion d'horloge de sortie de boucle (12) avec l'impulsion d'horloge d'entrée de boucle dans un détecteur de phase numérique (10) pour fournir des échantillons de signaux d'erreur d'avance/retard (14). Un microprocesseur (15) met en oeuvre lesdits échantillons pour suivre l'impulsion d'entrée dans un mode à large bande (23) coïncidant avec la largeur de bande de l'entrée, et dans un mode à bande très étroite (24). Lorsque le système dans lequel est utilisée la boucle passe sur une nouvelle source d'impulsion d'entrée, le microprocesseur remet à l'état initial la chaîne de division de boucles (13) afin que le signal de retour de boucle coïncide en phase avec la référence d'entrée. Le microprocesseur suit la nouvelle impulsion pendant un nombre prédéterminé d'échantillons d'erreur dans le mode à bande large et estime statistiquement, à partir des échantillons, la fréquence du signal d'entrée. Après l'estimation de fréquence (25), le microprocesseur commande l'oscillateur commandé en tension (32) de la boucle pour produire la fréquence calculée, et passe en mode de poursuite à bande étroite.
申请公布号 EP0375770(A1) 申请公布日期 1990.07.04
申请号 EP19890907569 申请日期 1989.06.13
申请人 UNISYS CORPORATION 发明人 LEE, KENNETH, KUN
分类号 H03L7/06;H03L7/089;H03L7/093;H03L7/107;H03L7/199;H04J3/06;H04L7/033 主分类号 H03L7/06
代理机构 代理人
主权项
地址