主权项 |
l.一种抑制输入资料信号中相加短暂干扰之 电路,包含正波封侦检器及负波封侦检器 ,均以资料信号作为输人,并产生含有波 封成份及残余成份之输出; 有装置使该等侦检器互连以确保两波封侦 检器能迅速即响应相加干扰之开始; 有装置使各波封成份相加; 非线性信号调适滤波器,与相加之输出相 连接而使残余成份减少;及 有装置使输入资料信号与自该滤波器装巨 导出之输出相加或相减以产生出全无相加 性干扰之输出信号。 2.根据申请专利范围第1项之电器,包含至 少一磁阻(MR)转换器,用以产生输入资料 信号,其中之干扰系由于MR转换器与该转 换器相对移动之贮存表面相接触所引起之 热粗糙暂态所致。 3.根据申请专利范围第1项之电路,包含有 装置使该滤波器输出衰减;及延迟装置用 以使该相加装置之输入信号予以延迟。 4.根据申请专利范围第1项之电路,所包含 之延迟装置具有与经由前述电路中处理资 料信号时所积聚之时问延退对应之时问延 迟,而使该相加装置输入资料信号相对应 延迟。 5.根据申请专利范围第1项之电路包含有装 置,响应于预先选定之相加性干扰数应而 开始所要之控制运作。 6.根据申请专利范围第1项之电路,包含有 装置响应于每一预定时间单位所预先选定 相加性干扰数目,而开始所望之控制运作 。 7.根据申请专利范围第1项之电路,包含有 装置以侦检及计算添加性干扰数目。 8.根据申请专利范围第1项之电路,其中所 述之互连装置包含有缓冲器,用以确保大 边上同时响应于相加性干扰之开始。 9.一种抑制找人资料信号中相加暂态干扰之 电路,包含有装置,用以提供一信号径路 用以处理该资料信号,以估量所述干扰之 量値形状,该装置包含: 有正波封侦检器及一负波封侦检器,均以 资料信号作为其输入,并提供含有被封成 份及残余成份之各别输出;有装置使两侦 检器互连,以确使两波封侦检器同时响应 于相加性干扰之开始; 有装置用以使各波封成份相加; 非线性信号调适滤波器装置,与相加输出 相连接而使残余成份减少; 有装置提供该资料信号另一信号径路;包 含有 延迟装置,其延迟时间与经由该信号径路 处理而积聚之延迟结果相对应,以使该资 料信号相对应延迟;及 有装置用以使另一径路中之延迟资料信号 与由其中经由其一径路处理而估量之干扰 相加或相减。 10. 一种抑制输入资料信号中相加性干扰之 方法,包含之步骤为: 自输入信号中导出正及负波封信号,每一 信号均具有与输入信号相互关连之各别图 型依从之残余成份; 限制负波封信号,俾于引起干扰事件开始 时跟随快速正信号游逸幅度; 使各波封信号相加;及 利用非线性信号调适滤波器使相加信号滤 波而使其残余成份减少。 11.根据申请专利范围第10项之方法,进一 步包含之步骤为: 使经滤波后之信号衰减,以估量干扰信号 之量値及形状;及 使输入信号与所估量之干扰信号相加或相 减。 12.根据申请专利范围第10项之方法,进一 步包合步骤为: 侦检出相加性干扰数目供预选之用。 13.根据申请专利范围第10项之方法,进一 步包含步骤为; 计算相加性干扰数目;及每逢所述之数目 超过预选値时,即开始所望之控制运作。图示简单 说明: 图l所示为输入资料信号及在资料通 道中叠加于此资料信号上之相加性暂态干 扰; 图2所示略图为用以实施本发明之电 路,用以抑制在资料通道中叠加于资料信 号上之相加性暂态干扰; 图3所示为正负波封信号及自其总和 中除以二结果所获之估计干扰信号; 图4所示为使用非线性信号滤波器后 之估计干扰信号; 图5所示输出信号,系已将估计之干 扰信号(即非线性信号调适滤波器之输出 )由该信号中减除; 图6所示为图2中所示电路之详细略 图。 |