发明名称 Digital signal level conversion circuit arrangement.
摘要 <p>Die Erfindung betrifft eine Schaltungsanordnung zur Pegelumsetzung digitaler Signale, welche an ein erstes, zweites und drittes Potential (UH, UL, UREF) gelegt ist und die ihren Ausgang (A) entsprechend einem an ihrem Eingang (E) zugeführten Signalpegel auf das erste oder zweite Potential (UH, UL) legt, wobei dem ersten Potential der High-Pegel und dem zweiten Potential der Low-Pegel der umgesetzten Digitalsignale entspricht. Erfindungsgemäß weist die Schaltungsanordnung einen ersten und zweiten Leitungsempfänger (K1, K2) auf, der eine mit dem Ausgang (A) verbundene Endstufe (Q3) steuert, sowie eine erste und zweite Spannungsversorgungseinheit (Q1, Q2), denen das erste bzw. zweite Potential (UH, UL) zugeführt ist, und die ein viertes bzw. fünftes Potential (Ua1, Ua2 derart erzeugen, daß sich die Potentialdifferenzen (U14 bzw U25) des ersten und vierten Potentials bzw. des zweiten und des fünften Potentials unabhängig von den Werten des ersten bzw. zweiten Potentials (UH, UL) auf einen konstanten Wert einstellt, wobei diese beiden Potentialdifferenzen (U14, U25) als Betriebsspannungsquelle jeweils an den ersten bzw. zweiten Leitungsempfänger (K1, K2) angelegt werden. Ferner sind jeweils die ersten und zweiten Eingänge (E11, E12, E21,E22) der Leitungsempfänger verbunden und an das dritte Potential (UREF bzw. an den Eingang angeschlossen. Die erfindungsgemäße Schaltung weist bei niedrigem Stromverbrauch eine hohe Schaltgeschwindigkeit auf und ist mit Vorteil als Pinelektronik für IC-Testsysteme einsetzbar.</p>
申请公布号 EP0363626(A2) 申请公布日期 1990.04.18
申请号 EP19890116225 申请日期 1989.09.02
申请人 EUROSIL ELECTRONIC GMBH 发明人 FIRTH, STEPHEN P.
分类号 H03K17/0412;H03K17/66;H03K19/0175 主分类号 H03K17/0412
代理机构 代理人
主权项
地址