首页
产品
黄页
商标
征信
会员服务
注册
登录
全部
|
企业名
|
法人/股东/高管
|
品牌/产品
|
地址
|
经营范围
发明名称
BIT ERROR PATE MEASURING/SUPERVISING SYSTEM
摘要
申请公布号
JPH0239745(A)
申请公布日期
1990.02.08
申请号
JP19880191201
申请日期
1988.07.29
申请人
NEC CORP
发明人
TOKOU HIROSHI
分类号
H04L1/00
主分类号
H04L1/00
代理机构
代理人
主权项
地址
您可能感兴趣的专利
适用于陡峻山地的可取样深孔轻便钻机
LED发光控制电路
可移动一体式智能手机监测尿检马桶
一种电炊具透明电加热玻璃以及电炊具
一种市政工程用降噪音挡雨板
电磁锁及其离心机
一种手动旋转门的防夹结构
一种铲齿散热器
液晶显示器
一种新型矿井水沟
一种分层式扬声器
一种带熔断保险功能的印制线路板
一种改良型轴瓦
一种电磁屏蔽帐篷
列管式多级水封结构
一种用于清除尾气内有害气体的空气净化装置
带锁孔保护件的门锁面板
一种降低工作人员抄表力度的抄表架
一种带有可伸缩式节点的管桁架结构杆件
一种易于固定的新型复合建筑材料板