首页
产品
黄页
商标
征信
会员服务
注册
登录
全部
|
企业名
|
法人/股东/高管
|
品牌/产品
|
地址
|
经营范围
发明名称
Buffer circuit operable with reduced power consumption
摘要
申请公布号
US4894559(A)
申请公布日期
1990.01.16
申请号
US19870094557
申请日期
1987.09.09
申请人
NEC CORPORATION
发明人
KANEKO, SHOUJI
分类号
H03K19/096;G11C7/10;G11C11/409;G11C11/4093;H03K19/0175;H03K19/0185
主分类号
H03K19/096
代理机构
代理人
主权项
地址
您可能感兴趣的专利
一种轧辊中心孔精度检测装置
一种新型连杆拉压疲劳试验夹具
一种有机朗肯循环发电系统用的冷凝器
移动终端的配件及包括移动终端和配件的系统
用于冰箱的水箱及具有该水箱的冰箱
永磁机构便携式调试操作箱
整体式空调器
一种吸油烟机用的吸风净化装置
一种无线蓝牙湿度监测器
一种直线位移传感器
冰箱门体的支撑结构及冰箱
一种应用于小型制冷设备的蒸发式循环冷却装置
移动终端滑屏性能测试系统
一种工业电炉控制系统
一种测量28V电源漏电的装置
空调虹吸理水器
一种通用明装风机盘管外壳
一种尿液过滤装置
一种轴承保持架缺陷检测结构
一种模具配件垂直度检查装置