发明名称 | 数字伺服装置 | ||
摘要 | 一种数字伺服装置,具有计数器,闩锁手段,伺服控制输出的手段及序列发生器,其特征在于还具备被测脉冲输入时,利用控制输入控制部,使时钟脉冲信号停止向计数器中输入的手段;锁存指定低位比特中的最高位的最高位闩锁手段;将计数器的内容向高位方向移指定比特的手段;用最高位闩锁手段的输出和计数器移位指定比特的输出,得到判断伺服控制输出的上限、下限以及其间的线性范围的判定输出的高位比特处理手段。 | ||
申请公布号 | CN1006257B | 申请公布日期 | 1989.12.27 |
申请号 | CN87107593.8 | 申请日期 | 1987.09.30 |
申请人 | 东芝株式会社 | 发明人 | 伊藤健司 |
分类号 | G11B15/46 | 主分类号 | G11B15/46 |
代理机构 | 上海专利事务所 | 代理人 | 颜承根 |
主权项 | 1.一种数字伺服装置具备有:带时钟脉冲信号输入控制部的计数器;锁存该计数器输出里的指定低位比特的闩锁装置;利用上述闩锁装置的输出,得到与该输出相对应的伺服控制输出的装置;以及加上检测脉冲间隔或相位的被测脉冲,并用于响应该脉冲而控制上述计数器输入控制部的时钟脉冲信号的导通或非导通和同时得到相应于上述闩锁装置的闩锁脉冲的序列发生器;其特征在于还备有:锁存上述的指定低位比特中的最高位比特的最高位比特闩锁电路装置;将上述计数器的内容向高位方向移指定比特的电路装置;用上述最高位比特闩锁电路装置的输出和上述计数器移位指定比特的输出,得到判断上述伺服控制输出的上限、下限以及其间的线性范围的判定输出的高位比特处理电路装置。 | ||
地址 | 日本神奈川县 |