发明名称 SIGNAL PROCESSOR
摘要 On utilise deux systèmes de conversion A/N de faible précision pour obtenir des signaux numériques de sortie présentant une précision de conversion plus grande que celle garantie par un seul système de conversion A/D. En outre, grâce à l'utilisation de deux sytèmes de conversion N/A de faible précision, on obtient des signaux analogiques de sortie présentant une précision de conversion plus grande que celle garantie par un seul système de conversion N/A. On prévoit également un organe de conversion de signaux numéreques d'horloge permettant d'obtenir des deuxièmes données numériques en synchronisme avec des deuxièmes signaux d'horloge par un traitement d'interpolation fondé sur les données obtenues par l'échantillonnage d'une première série de données numériques et la différence entre la cadence des premiers et seconds signaux d'horloge. Grâce à l'utilisation de deux codeurs/décodeurs à modulation par impulsions codées (PCM.CODEC) (54, 55) et d'un DSP, circuits économiques et de petites dimensions, on obtient des conversions A/N et N/A de grande précision. Il est ainsi possible d'effectuer aisément et en n'utilisant qu'un DSP le traitement de signaux pour lequel un circuit analogique de grandes dimensions était jusqu'à présent nécessaire. Par aileurs, la conversion des signaux numériques d'horloge s'effectue dans la même DSP chargé du traitement des signaux numériques.
申请公布号 WO8912359(A1) 申请公布日期 1989.12.14
申请号 WO1989JP00579 申请日期 1989.06.07
申请人 FUJITSU LIMITED 发明人 KAKUISHI, MITSUO;UESHIMA, TSUYOSHI
分类号 H03M1/12;H03M1/20;(IPC1-7):H03H17/02 主分类号 H03M1/12
代理机构 代理人
主权项
地址