发明名称 Correction circuit for a pair of digital quadrature signals.
摘要 Korrekturschaltung für ein aus Inphase-Signal (u) und Quadratur-Signal (v) bestehendes digitales Signalpaar (u, v), wobei mittels einer Werte-Erfassungsstufe (ws) und einer Fehler-Erkennungsstufe (fs) aus dem Signalpaar (u, v) sowohl alle Maximal- als auch alle Minimalwerte (um, vm, un, vn) und zwei mit den beiden Extremwerten des Inphase-Signals (u) gekoppelte Halte-Werte (vh1, vh2) des Quadratur-Signals (v) bestimmt werden, um mittels der Fehler-Erkennungsstufe (fs) ein Inphase- bzw. ein Quadratur-Offsetfehler-Signal (uf, vf), ein Phasenfehler-Signal (pf) und ein Amplitudenfehler-Signal (af) zu erzeugen, aus denen mittels jeweils eines zugehörigen Reglers (r1, ...r4) ein Inphase- bzw. ein Quadratur-Offset-Stellsignal (su, sv), ein Phasen-Stellsignal (sp) und ein Amplituden-Stellsignal (sg) gebildet sind.
申请公布号 EP0343273(A1) 申请公布日期 1989.11.29
申请号 EP19880108442 申请日期 1988.05.27
申请人 DEUTSCHE ITT INDUSTRIES GMBH 发明人 REICH, WERNER, DR. ING.
分类号 G01S7/40;H03D1/22;H03D3/00;H03D7/16;H04J11/00;H04L25/06;H04L27/00;H04L27/38;H04N11/04 主分类号 G01S7/40
代理机构 代理人
主权项
地址