发明名称 点电压逐位逼进模数转换方法和装置
摘要 一种模拟逐位逼进的A/D转换方法及装置,能在中等转换速率下,不用D/A网络,实现对点电压的A/D转换。本发明的电路由采样保持器[SH1],[SH2],二分频器[F1],比较器[C1],反相器[I1],电子开关[K1],[K2],[K3],减法器[A1]和移位寄存器[SR1]组成。运用了余数恢复的方法,采用2只采样保持器[SH1]和[SH2]交替工作,由一只增益大于1的减法器进行加权,由高到低逐位取得数字码。特点是采用宽度逐步减少的脉冲发生电路,通过对2个精密电阻进行一次切换实现测量量程的改变,位权系数一致,直接串行码输出,可由外部电路或程序控制每次转换的位长。
申请公布号 CN1036112A 申请公布日期 1989.10.04
申请号 CN88105492.5 申请日期 1988.03.21
申请人 潘家平 发明人 潘家平
分类号 H03M1/12 主分类号 H03M1/12
代理机构 代理人
主权项 1、一种模拟逐位逼进模-数转换方法,该方法特征在于,电路由2只采样保持器[SH1],[SH2],1只二分频器[F1],1只比较器[C1],1只反相器[I1],3对电子开关[K1],[K2],[K3],1只增益大于1的减法器[A1]和1只串行移位寄存器[SR1]组成,转换前状态位[K1]向上,[K2]向上,[K3]任意,启动转换后,[K1]向下,[K2]向上,采样保持器[SH1]即进入保持状态,采样保持器[SH2]即进入采样状态,此时,若减法器一端输入Vi大于参考电压Vr,则[K3]向上,减法器输出为2·[Vi-Vr],比较器输出为“1”,反之,若减法器一端输入小于参考电压Vr,则[K3]向下,减法器输时为2·Vi,比较器输时为“0”,即得到A/D最高位码MSB,然后在脉冲Tp作用下,[SH2]处于保持状态,[K1]向下,[K2]向下,对2·Vi或2·(Vi-Vr)进行上述逼进判别,得A/D的次高位码,就这样利用余数恢复的方法,采用两只采样保持器交替工作,周而复始,由高到低逐位取得数字码。
地址 上海市海伦路488号