发明名称 DIGITAL PHASE LOCKED LOOP WITH BOUNDED JITTER
摘要 Une boucle numérique à phase verrouillée ayant une grande plage dynamique de fonctionnement présente des caractéristiques d'instabilité qui sont exactement contenues dans des limites prédéterminées. La boucle à phase verrouillée comprend un oscillateur (201) commandé par une tension numérique, du type à accumulateur, lequel oscillateur génère à partir d'une horloge d'un système à haute vitesse un signal d'horloge de sortie à une fréquence égale à p fois la fréquence d'un signal d'horloge d'entrée, et dont la fréquence de sortie est commandée par la valeur k d'une entrée numérique dans l'oscillateur commandé par tension (VCO). Un comparateur de fenêtre de fréquence (208) compare le nombre d'impulsions d'horloge de sortie entre les impulsions d'horloge d'entrée pour déterminer, en fonction du comptage, si la fréquence de la sortie est trop élevée, trop basse ou égale à la fréquence correcte. Un comparateur de fenêtre de phase (210) détermine simultanément à partir de la phase du signal d'horloge de sortie si la phase est avancée, retardée ou si elle se trouve dans une fenêtre prescrite d'acceptabilité. En réponse à ces déterminations, l'unité de commande de k (217) augmente k de manière à augmenter la fréquence du VCO lorsque le comparateur de fenêtre de fréquence indique que la fréquence est basse ou lorsque le comparateur de fenêtre de phase indique que la phase est retardée; alternativement, k est diminué lorsque la fréquence est haute ou la phase est en avance. Le réglage se poursuit jusqu'à ce que le signal d'horloge de sortie soit à la bonne fréquence et que la phase du signal d'horloge de sortie se trouve dans la fenêtre d'acceptabilité.
申请公布号 WO8905065(A1) 申请公布日期 1989.06.01
申请号 WO1988US03849 申请日期 1988.10.31
申请人 BELL COMMUNICATIONS RESEARCH, INC. 发明人 TROUDET, THEYRRY;WALTERS, STEPHEN, M.
分类号 H03L7/18;H03L7/06;H03L7/087;H03L7/099;H03L7/181;(IPC1-7):H03L7/18;H03L7/08 主分类号 H03L7/18
代理机构 代理人
主权项
地址