摘要 |
Un ordinateur comprend une unité centrale de traitement (CPU) (10) constituée d'une unité arithmétique et logique (ALU) (12) fonctionnant en conjonction avec un organe d'empilage (16), d'une unité logique de décodage (20) et d'une mémoire de commande de microcodes (18). L'organe d'empilage (16) est conçu pour contenir un mélange de langages de niveaux de microcodes et de niveaux supérieurs, ayant chacun des indicateurs de piles séparés dans un nombre correspondant de registres (32), afin de permettre l'application directe de programmes emboîtés et récurrents. L'unité arithmétique et logique (12) est connectée à une mémoire de réserve (26) et à une mémoire à tores (14) uniquement par l'intermédiaire d'un dispositif de pagination/ d'indexation autonome (28) dans un agencement qui rend les erreurs de page invisibles à l'unité arithmétique et logique. La mémoire de réserve (26) et la mémoire à tores forment une structure en tas à un niveau, dans laquelle les données sont contenues dans un format commun. Une nouvelle forme de récupération des positions inutilisées à partir de la mémoire à tores est également décrite. |