发明名称 | 多处理机互锁装置 | ||
摘要 | 本发明为一个多处理机互锁装置,当从每个处理机发出一输入/输出(I/O)指令时,允许两个或多个处理机同时进入服务状态。当二个处理机发出具有典型的功能码对的同时输入/输出指令时,例如FC=09/0D,这样的每条指令都是专用指令,但是第二个0D指令没有源识别符,本发明允许两个这些CPU借助于产生否定(NAK)信号使其进入服务状态,NAK信号为直到第一输入/输出装载(IOLD)进入服务状态为止发至第二CPU的信号,从而阻止模糊周期以及进入服务状态的CPUS出现无能为力的情况。 | ||
申请公布号 | CN87106124A | 申请公布日期 | 1988.03.30 |
申请号 | CN87106124 | 申请日期 | 1987.07.28 |
申请人 | 霍尼韦尔·布尔公司 | 发明人 | 理查德·M·科林斯;爱德华·比彻明 |
分类号 | G06F13/38 | 主分类号 | G06F13/38 |
代理机构 | 中国专利代理有限公司 | 代理人 | 李先春;吴秉芬 |
主权项 | 1、一个在一专用总线与至少一个局部区域网络(LAN)之间具有一用来耦合多个不同类型LAN的计算机接口的控制器,所说的专用总线包括:(a)一至少和一第一微处理机(μP)相耦合的微处理机总线;(b)一至少耦合有第一存贮器的直接存贮器(DMA)总线,所说的μP总线由用来在所说μP总线和所说的DMA总线之间发送/接收信息的第一发送/接收装置与所说的DMA总线相耦合;以及(c)一耦合到所说DMA总线的适配器,并包括有一将所说专用总线与所说的多个不同类型LAN相耦合的适配器接口。 | ||
地址 | 美国佛罗里达州 |