发明名称 植基于对称滤波之用于影像压缩的超大型积体电路架构
摘要 本发明提供一种执行对称滤波影像压缩之装置。该装置包括一个N-元件移位电路,该移位电路具有N个移位区块(SB),用以储存和移动资料元件。每一个资料元件代表一个影像的一个像素。该装置不包括一第一组多个加法器电路,将该等N个SB的一第一组多对SB中的资料元件相加。该装置更进一步包括一第二组多个加法器电路,将该等N个SB的一第二组多对SB中的资料元件相加。此外,该装置包括一第一组多个乘法器电路,用以将"该第一组多个加法器电路所执行的加法结果"乘以"相对应的低通系数"。该装置亦包括一第二组多个乘法器电路,用以将"该第二组多个加法器电路所执行的加法结果"乘以"相对应的高通系数"。
申请公布号 TW460809 申请公布日期 2001.10.21
申请号 TW089102956 申请日期 2000.02.21
申请人 英特尔公司 发明人 艾德华A. 帕兹米诺;汀库 阿贾亚;大卫K. 维夫若
分类号 G06F17/14;H04N7/26 主分类号 G06F17/14
代理机构 代理人 陈长文 台北巿敦化北路二○一号七楼
主权项 1.一种执行对称滤波影像压缩之装置,该装置包括: 一个N-元件的移位电路,该移位电路具有N个移位区 块(SB)、用以储存和移动资料元件,其中每一个资 料元件代表一个影像的一个像素; 一第一组多个加法器电路,将该等N个SB的一第一组 多对SB中的资料元件相加; 一第二组多个加法器电路,将该等N个SB的一第二组 多对SB中的资料元件相加; 一第一组多个乘法器电路,用以将〝该第一组多个 加法器电路所执行的加法结果〞乘以〝相对应的 低通系数〞;及一第二组多个乘法器电路,用以将 〝该第二组多个加法器电路所执行的加法结果〞 乘以〝相对应的高通系数〞。2.如申请专利范围 第1项之装置,其中该第一组多对SB的每一个SB,系就 一第一个SB对称置放的。3.如申请专利范围第1项 之装置,其中该第二组多对SB的每一个SB,系就一第 二个SB对称置放的。4.如申请专利范围第1项之装 置,其中该等低通系数系对称于一个中央的低通系 数。5.如申请专利范围第1项之装置,其中该等高通 系数系对称于一个中央的低通系数。6.如申请专 利范围第1项之装置,其中该等高通和低通系数执 行一个9-7二正交Spline滤波器。7.如申请专利范围 第1项之装置,其中该等最先((N-1)/2)+1个资料元件最 初系储存在该等最先((N-1)/2)+1个移位区块中。8.如 申请专利范围第7项之装置,其中复印该等最先(N-1) /2个资料元件,且就移位区块((N-1)/2)+1.对称地分配( N-1)/2个移位区块。9.如申请专利范围第2项之装置, 其中该第一个移位区块为该((N-1)/2)+1区块。10.如 申请专利范围第3项之装置,其中该第二个移位区 块为该(N-1)/2移位区块。11.如申请专利范围第1项 之装置,更进一步包括一个与该等多个第一乘法器 电路耦合之第一个加法器电路,用以将该等多个第 一乘法器的乘算结果相加。12.如申请专利范围第 11项之装置,更进一步包括一个与该等多个第二乘 法器电路耦合之第二个加法器电路,用以将该等多 个第二乘法器的乘算结果相加。13.如申请专利范 围第1项之装置,更进一步包括一个将进来的资料 转换成定点资料元件的电路。14.如申请专利范围 第13项之装置,更进一步包括一个将该等资料元件 标准化的电路。15.一种执行对称滤波影像压缩之 方法,该方法包括: 将多个资料元件储存在一个N-元件的移位电路中, 其中该移位电路具有N个移位区块,且每一个资料 元件代表一个影像的一个像素; 将该等N个移位区块的一第一组多对移位区块中的 资料元件相加; 将该等N个移位区块的一第二组多对移位区块中的 资料元件相加; 将〝该第一组多个移位区块中资料元件相加的结 果〞乘以〝相对应的低通系数〞;及 将〝该第二组多个移位区块中资料元件相加的结 果〞乘以〝相对应的高通系数〞。16.如申请专利 范围第15项之方法,更进一步包括将该第一组多个 移位区块中该等资料元件相加的结果相加。17.如 申请专利范围第16项之方法,更进一步包括将该第 二组多个移位区块中该等资料元件相加的结果相 加。18.如申请专利范围第15项之方法,该储存包括 将未签名的资料元件转换成定点分数。19.如申请 专利范围第18项之方法,该转换包括在该等资料元 件上执行一个等级移位。20.如申请专利范围第19 项之方法,该储存更进一步包括执行该等资料元件 的标准化。21.一种执行对称滤波影像压缩之装置, 该装置包括; 一个N-元件的移位电路,该移位电路具有N个移位区 块(SB)、用以储存和移动资料元件,其中每一个资 料元件代表一个影像的一个像素; 一第一组多个加法-分配器电路,将该等N个SB的一 第一组多对SB中的资料元件相加、并将该相加的 一第一个结果除以2; 一第二组多个加法-分配器电路,将该等N个SB的一 第二组多对SB中的资料元件相加、并将该相加的 一第二个结果除以2; 一第一组多个乘法器电路,将〝该第一个结果除以 2〞乘上〝相对应的低通系数x2〞;及 一第二组多个乘法器电路,将〝该第二个结果除以 2〞乘上〝相对应的高通系数x2〞。图式简单说明: 第一图为一个方块图,例证说明根据本发明之该装 置所执行之该滤波操作的基本步骤; 第二图为一个方块图,例证说明根据本发明的一个 体系、用以执行对称滤波影像压缩之该装置; 第三图为一个方块图,例证说明第二图中所示的该 装置,其中资料元件向右移2位、且增加两个补充 的资料元件; 第四图为一个方块图,例证说明第三图的该装置, 其中资料元件向右移2位、且增加两个补充的元件 ; 第五图为一个方块图,例证说明第四图的该装置, 其中储存在该装置里面的资料元件向右移2位、且 增加两个补充的资料元件; 第六图为一个方块图,例证说明第五图的该装置, 其中资料元件向右移2位、且增加两个资料元件; 第七图为一个方块图,例证说明第二图的该装置, 其中该等低通元件L0-L4储存在该装置里面;及 第八图为一个流程图,系有关一个根据本发明、获 得低和高通系数的处理之一个体系。
地址 美国
您可能感兴趣的专利