发明名称 一种快速比特同步电路
摘要 本发明为一种快速比特同步电路,包括非线性处理模块、由注入式压控振荡器、有源环路滤波器、鉴频鉴相器、参考时钟组成的注入式同步锁相环路和D触发器。突发脉冲信号码流通过非线性预处理后,输入到一个注入式同步锁相环路,实现快速的同步时钟振荡输出。该同步锁相环路鉴相器的输入参考时钟由系统提供或本地振荡产生,而与数据流无关,从而可以满足对突发信号的快速比特时钟提取功能。本发明可广泛应用于无源光网络(PON)、光突发交换(OBS)、光包交换(OPS)等设备、仪表及模块等需要处理突发脉冲码流的通信领域。
申请公布号 CN100352166C 申请公布日期 2007.11.28
申请号 CN03129470.7 申请日期 2003.06.24
申请人 上海博为光电科技有限公司 发明人 潘素敏;易河清;肖鹏程;陈兵
分类号 H03L7/00(2006.01);H03L7/085(2006.01);H04B10/00(2006.01) 主分类号 H03L7/00(2006.01)
代理机构 上海浦东良风专利代理有限责任公司 代理人 陈志良
主权项 权利要求书1、一种快速比特同步电路,包括锁相环电路和D触发器,其特征在于:还包括非线性处理模块,用于把从输入端输入的数字信号经非线性处理,提取具备比特频率fb的线谱,并将该信号输出到所述的锁相环电路的输入端;所述的锁相环电路含有注入式压控振荡器、鉴频鉴相器、有源环路滤波器和参考时钟;注入式压控振荡器,用于将非线性处理模块的输出信号经振荡后产生的判决时钟信号分两路输出,一路送至D触发器时钟输入端,另一路送入到鉴频鉴相器;鉴频鉴相器,用于将注入式压控振荡器的输出信号与参考时钟比较产生相位差信号输出,参考时钟的标称频率f0等于输入的数字信号的比特频率fb;有源环路滤波器,用于将鉴频鉴相器产生的相位差信号放大,并将电流作为信号输出到注入式压控振荡器的控制端口;所述的D触发器,用于将通过数据端输入的数字信号与注入式压控振荡器输出的判决时钟信号比较产生再生脉冲信号输出。
地址 201203上海市张江高科技园区春晓路439号16号楼