发明名称 CIRCUIT REPETITEUR DE TENSION A BAS DECALAGE.
摘要 <P>Circuit répétiteur de tension à bas décalage comprenant un premier M1 et un second transistor MOS (M2), à canaux N essentiellement identiques, ayant les électrodes de "source" reliées au pôle négatif (VSS) d'un générateur de tension d'alimentation par l'intermédiaire d'un troisième transistor MOS (M3) à canal N dont l'électrode de "porte" est reliée à une première référence de tension (VB1) et dont les électrodes de "drain" sont reliées au pôle positif (VDD) du générateur de tension d'alimentation par l'intermédiaire, respectivement, d'un quatrième (M4) et d'un cinquième transistor MOS (M5) à canaux P, dont les électrodes de "porte" sont reliées à une seconde référence de tension (VB2). L'électrode de "porte" du premier transistor (M1) constitue une borne d'entrée (EN) du circuit ; les électrodes de "porte" et de "drain" du second transistor (M2) sont reliées ensemble pour constituer une borne de sortie (S) du circuit. Le circuit comprend un sixième transistor MOS (M6) à canal P dont les électrodes de "source", de "porte" et de "drain" sont reliées respectivement à l'électrode de "drain" du premier transistor (M1), aux électrodes de "source" du premier (M1) et du second transistor (M2) et au pôle négatif (Vss). <BR/> (CF DESSIN DANS BOPI)<BR/> <BR/></P>
申请公布号 FR2590697(A1) 申请公布日期 1987.05.29
申请号 FR19860016457 申请日期 1986.11.26
申请人 SGS MICROELETTRONICA SPA 发明人 DANIELE DEVECCHI ET GUIDO TORELLI;TORELLI GUIDO
分类号 H03F3/18;H03F3/50;(IPC1-7):G05F3/24 主分类号 H03F3/18
代理机构 代理人
主权项
地址