发明名称 | 交叉穿插的里德-所罗门码的高速纠错译码系统 | ||
摘要 | 本发明属于数码存贮和数码通信中的可靠性技术领域。本发明为交叉穿插的里德-所罗门(即Reed-Solomon)码(RS<SUB>1</SUB>×RS<SUB>2</SUB>)提供一个速度高、器件省的纠错译码系统。它包括一个使RS<SUB>2</SUB>码能在一个接收字周期内完成纠错操作的译码电路,一个供译本原RS<SUB>2</SUB>码选用的无求逆运算的译码电路,一个为纠正RS<SUB>1</SUB>码的接收字中擦除位置上差错的所需乘法次数甚少的译码电路。本发明可用于高密度、高数据通过率的存贮系统(如光盘存贮器)、高速传真系统和空间通信系统。 | ||
申请公布号 | CN85109458A | 申请公布日期 | 1987.02.11 |
申请号 | CN85109458 | 申请日期 | 1985.12.27 |
申请人 | 复旦大学;上海市激光技术研究所 | 发明人 | 忻鼎稼;姚明余;吴宾祁 |
分类号 | H03M13/00 | 主分类号 | H03M13/00 |
代理机构 | 复旦大学专利事务所 | 代理人 | 刘其真;陆飞 |
主权项 | 1、一种供数码存贮和数码通信中使用的交叉穿插的里德-所罗门(即Reed-solomon)码(RS1×RS2)进行高速纠错译码的系统,它包括一个译纠错、检错合用的RS2码的电路系统,一个供译纠错、检错合用的本原RS2码选用的电路系统,以及一个译纠擦除位置上差错的RS1码的电路系统,本发明的特征是:在译RS2码的电路系统中,含有一个逐位判决、逐位纠正、使在一个接收字输入周期内完成纠错、检错全部操作的电路;在译本原RS2码的电路系统中,配置了一个无需求逆运算能完成纠错操作的电路;在译RS1码的电路中,含有一个利用参量变换以大幅度减少乘法部件的电路。 | ||
地址 | 上海市邯郸路220号 |